ZHCSRW0C February 2023 – November 2025 AM68 , AM68A
PRODUCTION DATA
如需进一步详细了解器件八路串行外设接口的特性和其他说明信息,请参阅信号说明和详细说明 中的相应小节。
表 6-101 表示 OSPI 时序条件。
| 参数 | 最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| 输入条件 | |||||
| SRI | 输入压摆率 | 3.3V,所有模式 | 2 | 6 | V/ns |
| 1.8V,具有 DQS 的 PHY 数据训练 DDR | 0.75 | 6 | V/ns | ||
| 1.8V,所有其他模式 | 1 | 6 | V/ns | ||
| 输出条件 | |||||
| CL | 输出负载电容 | 所有模式 | 3 | 10 | pF |
| PCB 连接要求 | |||||
| td(Trace Delay) | 传播延迟 OSPI_CLK 布线 | 无环回; 内部焊盘环回 | 450 | ps | |
| 传播延迟 OSPI_LBCLKO 布线 | 外部电路板环回 | 2*L-30(2) | 2*L+30(2) | ps | |
| 传播延迟 OSPI_DQS 布线 | DQS | L-30(2) | L+30(2) | ps | |
| td(Trace Mismatch Delay) | 传播延迟不匹配 OSPI_D[i:0](1)、OSPI_CSn 相对于 OSPI_CLK | 所有模式 | 60 | ps | |