10 修订历史记录
All Revision History Changes Intro HTMLDecember 13, 2024 to November 1, 2025 (from RevisionB (December 2024)to RevisionC (November 2025))
-
通篇:删除了“AM68A7”和“AM683”GPN;从未实现。Go
- (EPWM0 信号说明):更新了 EHRPWM0_SYNCO 说明Go
- (EPWM3 信号说明):更新了 EHRPWM3_SYNCO 说明Go
- (SERDES 电气特性):更新了“USXGMII 支持……”注释Go
- 添加了 VDD_CPU 行Go
- 更新了 VPP_CORE 和 VPP_MCU 行Go
- (对硬件保修的影响):更新/更改了段落、包括“因此,TI 没有……”句子Go
- (组合式 MCU 域和 Main 域下电时序 - 选项 1:)添加了“选项 1”Go
- (组合式 MCU 域和 Main 域下电时序 - 选项 2:)添加了“选项 2”一节(新)Go
- (隔离式 MCU 域和 Main 域下电时序 - 选项 1):添加了“选项 1”Go
- (隔离式 MCU 域和 Main 域下电时序 - 选项 2):添加了“选项 2”一节(新)Go
- (系统时序):删除了“系统时序条件”表并将其移至下方部分:复位、安全信号和时钟时序Go
- (复位时序):添加了复位时序条件表以定义特定于复位输入和输出的条件Go
- (系统时序):添加了时序条件表Go
- (系统时序):添加了时序条件表Go
- (OSC1 晶体电气特性表):将 OSC1 频率从有限值更新到 19.2MHz 至 27MHz 的范围Go
- (GPIO):更新/更改了 GPIO 时序条件表并添加了相关脚注Go
- (I2C):添加了 IOSET 注释,该注释说明了与有效引脚组合相关的时序限制Go
- (所有时序模式的 MMC0 DLL 延迟映射):更新/更改了 MMCSD0_MMC_SSCFG_PHY_CTRL_5_REG 中旧 SDR、高速 SDR 以及高速 DDR 和 HS200 与 HS400 模式的 FRQSEL ([10:8]) 值和 CLKBUFSEL ([2:0]) 值,并添加了相关的脚注。Go
- (HS200 模式):添加了“MMC0 时序要求参数信息Go
- (所有时序模式的 MMC1 DLL 延迟映射):更新/更改了“…CTRL_4_REG”的寄存器名称Go
- (所有时序模式的 MMC1 DLL 延迟映射):更新/更改了默认速度和高速模式的 OTAPDLYENA 和 OTAPDLYSEL 值,并更改了 UHS-I DDR50 模式的 ITAPDLYSEL 值Go
- (所有时序模式的 MMC1 DLL 延迟映射):删除了 CLKBUFSEL 列,因为此“…CTRL_5_REG”寄存器位字段不起任何作用Go
- (I2C):添加了 IOSET 注释,该注释说明了与有效引脚组合相关的时序限制Go
- (复位):添加了四个复位引脚和两个复位状态引脚的说明Go
- (硬件设计指南):添加了有关设计指南用例的简要说明Go