ZHCUB63 july   2023 TPS6521905 , TPS6521905-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2NVM 编程的硬件要求
  6. 3典型 NVM 流程
  7. 4编程指令
    1. 4.1  配置使能设置
    2. 4.2  配置降压转换器
    3. 4.3  配置 LDO
    4. 4.4  配置 GPIO
    5. 4.5  配置序列
    6. 4.6  配置多功能引脚
    7. 4.7  配置 EN/PB/VSENSE 引脚
    8. 4.8  更改 I2C 地址
    9. 4.9  配置屏蔽设置
    10. 4.10 NVM 重新编程
  8.   A 非 NVM 寄存器
  9.   B 将 NVM 配置文件加载到 PMIC
  10.   C PMIC 可配置字段
  11.   D 参考文献

配置 EN/PB/VSENSE 引脚

PMIC 的使能引脚可配置为“Enable”、“Push-Button”或“VSENSE”。除此功能外,还可以配置抗尖峰脉冲。此外,该引脚还具有首次电源检测 (FSD) 选项,从而在首次上电期间忽略 EN/PB/VSENSE 引脚的状态。

  • 图 4-8 显示了使用 TPS65219-GUI 时需要更改的设置。

  • 表 4-19 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

GUID-20230428-SS0I-KPST-XFGG-LWZTDTW2KKTD-low.svg图 4-8 使用 TPS65219-GUI 的 EN/PB/VSENSE 配置
表 4-19 用于 EN/PB/VSENSE 的 NVM 寄存器
寄存器地址 设置
位编号 字段名称
首次电源检测 0x20 7 PU_ON_FSD 0h = FSD 已禁用

1h = FSD 已启用

引脚配置 5-4 EN_PB_VSENSE_CONFIG 0h = 启用

1h = 按钮

2h = VSENSE

3h = 使能

抗尖峰脉冲 3 EN_PB_VSENSE_DEGL 请参阅数据表上的寄存器映射