ZHCSI75B April   2008  – January 2016 LM7332

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     Device Images
      1.      输出摆幅与拉电流间的关系
      2.      各种容性负载的大信号阶跃响应
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议的工作状态
    4. 6.4 热性能信息
    5. 6.5 5V 电气特性
    6. 6.6 ±5V 电气特性
    7. 6.7 ±15V 电气特性
    8. 6.8 典型特性
  7. 详细 说明
    1. 7.1 概述
    2. 7.2 功能框图
    3. 7.3 特性 说明
      1. 7.3.1 估算输出电压摆幅
    4. 7.4 器件功能模式
      1. 7.4.1 驱动容性负载
      2. 7.4.2 输出电压摆幅接近 V−
  8. 以下一些应用中
    1. 8.1 应用信息
      1. 8.1.1 类似的高电流输出器件
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计流程
      3. 8.2.3 应用曲线
  9. 电源建议
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
    3. 10.3 输出短路电流和功耗问题
  11. 11器件和文档支持
    1. 11.1 社区资源
    2. 11.2 商标
    3. 11.3 静电放电警告
    4. 11.4 术语表
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计流程

LM7332 可用作 SAR ADC 的驱动放大器(如Figure 50 所示)。

Rflt 和 Cflt 的值取决于 ADC 规格以及放大器增益带宽积 (GBWP) 和输出电阻 (RO)。此外也很常见的情况是,只有一个以地为参考的电源电压以及最高可达到电源电压一半的采样信号(低失真)。

为了确定 LM7332 是否适合该应用,必须将放大器的建立时间与 ADC 的采集时间进行比较,参考Equation 1

Equation 1. GBWPmin ≥ 4 × (N+1) × ln(2) / (2π × tAQ)

where

  • GBWPmin:驱动放大器所需的最小增益带宽积
  • N:ADC 的位数
  • tAQ:ADC 的采集时间

当 N 的值为 12 位而 tAQ 的值为 1µs 时,GBWPmin 必须大于 5.7MHz。LM7332 的 GBWP 为 21MHz,因此它确实是适合该应用的驱动器。

接下来,确定 Cflt 的值,参考Equation 2

Equation 2. 20 × CSH ≤ Cflt ≤ 60 × CSH

where

  • CSH:ADC 采样保持电容
  • Cflt:外部滤波器电容

当 CSH 的值为 80pF 时,Cflt 的值必须介于 1600pF 和 4800pF 之间。根据Figure 39,LM7332 能够以 5VPP 驱动 2000pF 的容性负载,并在 1μs 内趋稳,所以选择 1800pF 作为该范围内最接近的公共电容值。

接下来,确定 Rflt 的值,参考Equation 3

Equation 3. Rflt = 40 / (2π × Cflt ×GBWPmin) – RO

where

  • Rflt:外部滤波器电阻
  • Cflt:上文确定的外部滤波器电容
  • GBWPmin:上文确定的驱动放大器所需的最小增益带宽积
  • RO:通常在电气特性表中指定的驱动放大器的闭环输出阻抗

当 Cflt 的值为 1800pF、GBWPmin 的值为 5.7MHz 而 RO 的值为 3Ω 时,算出 Rflt 的值为 617.5Ω。使用最接近的值 620Ω 可得出 142kHz 的滤波器频率 (fflt),参考Equation 4

Equation 4. fflt=1 / (2π × (RO + Rflt) × Cflt)

最后一项要求是采用单个 5V 电源驱动 2.5VPP 的输入信号并使 THD+N 小于 –80dB。

Figure 51 显示了 LM7332 在 5V 单电源电压下的 THD+N 响应。LM7332 在输出电平高达 4VPP 的情况下,可使 THD+N 维持在低至 –83dB 的水平。所以,最终的这项要求得到了满足,由此可见,LM7332 是适合该设计示例中的 12 位 SAR ADC 的驱动放大器。

此外,在驱动 SAR ADC 的两个独立通道时可能需要确保通道之间的串扰最小。Figure 52 显示了不同频率下的串扰抑制。LM7332 可在高达 20kHz 频率下实现 105dB 的串扰抑制,而在高达 1MHz 频率下实现超过 75dB 的串扰抑制,表明该器件适合测量非常大的输入信号,同时不干扰邻近通道。