首頁 電源管理 線性與低壓差 (LDO) 穩壓器

TPS7A84

現行

具有高準確度且具有電源良好功能的 3-A、低 VIN、低雜訊、超低壓差電壓穩壓器

現在提供此產品的更新版本

open-in-new 比較替代產品
可直接投入的替代產品,相較於所比較的裝置,具備升級功能
TPS7A84A 現行 具有電源良好功能的 3-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 3-A LDO with improved accuracy 0.75%. This is an improved pin-to-pin upgrade.
功能與所比較的裝置相似
TPS7A88 現行 1-A、低雜訊、高 PSRR、雙通道可調式超低壓降電壓穩壓器 Dual-channel, low noise, 1-A LDO.

產品詳細資料

Rating Catalog Vin (max) (V) 6.5 Vin (min) (V) 1.1 Iout (max) (A) 3 Output options Adjustable Output, Fixed Output Vout (max) (V) 5 Vout (min) (V) 0.8 Noise (µVrms) 4.4 PSRR at 100 KHz (dB) 25 Iq (typ) (mA) 2.8 Features Enable, Output discharge, Power good, Soft start Thermal resistance θJA (°C/W) 35.4 Load capacitance (min) (µF) 47 Regulated outputs (#) 1 Accuracy (%) 1 Dropout voltage (Vdo) (typ) (mV) 110 Operating temperature range (°C) -40 to 125
Rating Catalog Vin (max) (V) 6.5 Vin (min) (V) 1.1 Iout (max) (A) 3 Output options Adjustable Output, Fixed Output Vout (max) (V) 5 Vout (min) (V) 0.8 Noise (µVrms) 4.4 PSRR at 100 KHz (dB) 25 Iq (typ) (mA) 2.8 Features Enable, Output discharge, Power good, Soft start Thermal resistance θJA (°C/W) 35.4 Load capacitance (min) (µF) 47 Regulated outputs (#) 1 Accuracy (%) 1 Dropout voltage (Vdo) (typ) (mV) 110 Operating temperature range (°C) -40 to 125
VQFN (RGR) 20 12.25 mm² 3.5 x 3.5
  • Low dropout: 180 mV (max) at 3 A
  • 1% (max) accuracy over line, load, and temperature
  • Output voltage noise:
    • 4.4 µVRMS at 0.8-V output
    • 7.7 µVRMS at 5.0-V output
  • Input voltage range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • ANY-OUT™ operation:
    • Output voltage range: 0.8 V to 3.95 V
  • Adjustable operation:
    • Output voltage range: 0.8 V to 5.0 V
  • Power-supply ripple rejection:
    • 40 dB at 500 kHz
  • Excellent load transient response
  • Adjustable soft-start in-rush control
  • Open-drain power-good (PG) output
  • Stable with a 47-µF or larger ceramic output capacitor
  • 3.5-mm × 3.5-mm, 20-pin VQFN
  • Low dropout: 180 mV (max) at 3 A
  • 1% (max) accuracy over line, load, and temperature
  • Output voltage noise:
    • 4.4 µVRMS at 0.8-V output
    • 7.7 µVRMS at 5.0-V output
  • Input voltage range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • ANY-OUT™ operation:
    • Output voltage range: 0.8 V to 3.95 V
  • Adjustable operation:
    • Output voltage range: 0.8 V to 5.0 V
  • Power-supply ripple rejection:
    • 40 dB at 500 kHz
  • Excellent load transient response
  • Adjustable soft-start in-rush control
  • Open-drain power-good (PG) output
  • Stable with a 47-µF or larger ceramic output capacitor
  • 3.5-mm × 3.5-mm, 20-pin VQFN

The TPS7A84 is a low-noise (4.4 µVRMS), low-dropout linear regulator (LDO) capable of sourcing 3 A with only 180 mV of maximum dropout. The device output voltage is pin-programmable from 0.8 V to 3.95 V and adjustable from 0.8 V to 5.0 V using an external resistor divider.

The combination of low-noise (4.4 µVRMS), high PSRR, and high output current capability makes the TPS7A84 ideal to power noise-sensitive components such as those found in high-speed communications, video, medical, or test and measurement applications. The high performance of the TPS7A84 limits power-supply-generated phase noise and clock jitter, making this device ideal for powering high-performance serializer and deserializer (SerDes), analog-to-digital converters (ADCs), digital-to-analog converters (DACs), and RF components. Specifically, RF amplifiers benefit from the high-performance and 5.0-V output capability of the device.

For digital loads [such as application-specific integrated circuits (ASICs), field-programmable gate arrays (FPGAs), and digital signal processors (DSPs)] requiring low-input voltage, low-output (LILO) voltage operation, the exceptional accuracy (0.75% over load and temperature), remote sensing, excellent transient performance, and soft-start capabilities of the TPS7A84 ensure optimal system performance.

The versatility of the TPS7A84 makes the device a component of choice for many demanding applications.

The TPS7A84 is a low-noise (4.4 µVRMS), low-dropout linear regulator (LDO) capable of sourcing 3 A with only 180 mV of maximum dropout. The device output voltage is pin-programmable from 0.8 V to 3.95 V and adjustable from 0.8 V to 5.0 V using an external resistor divider.

The combination of low-noise (4.4 µVRMS), high PSRR, and high output current capability makes the TPS7A84 ideal to power noise-sensitive components such as those found in high-speed communications, video, medical, or test and measurement applications. The high performance of the TPS7A84 limits power-supply-generated phase noise and clock jitter, making this device ideal for powering high-performance serializer and deserializer (SerDes), analog-to-digital converters (ADCs), digital-to-analog converters (DACs), and RF components. Specifically, RF amplifiers benefit from the high-performance and 5.0-V output capability of the device.

For digital loads [such as application-specific integrated circuits (ASICs), field-programmable gate arrays (FPGAs), and digital signal processors (DSPs)] requiring low-input voltage, low-output (LILO) voltage operation, the exceptional accuracy (0.75% over load and temperature), remote sensing, excellent transient performance, and soft-start capabilities of the TPS7A84 ensure optimal system performance.

The versatility of the TPS7A84 makes the device a component of choice for many demanding applications.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能與所比較的裝置相似
TPS74401 現行 3-A、低 VIN (0.8-V)、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器 An alternative 3-A LDO.

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 7
類型 標題 日期
* Data sheet TPS7A84 High-Current (3 A), High-Accuracy (1%), Low-Noise (4.4 µVRMS), LDO Voltage Regulator datasheet (Rev. B) PDF | HTML 2021年 6月 23日
White paper Reduce System Noise Using Parallel LDOs PDF | HTML 2025年 11月 3日
White paper Parallel LDO Architecture Design Using Ballast Resistors PDF | HTML 2022年 12月 14日
White paper Comprehensive Analysis and Universal Equations for Parallel LDO's Using Ballast PDF | HTML 2022年 12月 13日
Selection guide Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
Technical article Optimizing LDO voltage accuracy PDF | HTML 2016年 5月 6日
EVM User's guide TPS7A84EVM-753 Evaluation Module 2016年 2月 29日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

TPS7A84EVM-753 — TPS7A84 3A 高電流、1% 高準確度、4.4μVRMS LDO 穩壓器評估模組

TPS7A84EVM-753 評估模組為典型配置設計,用於評估 TPS7A84 的運作和性能,其為高電流 3-A 低壓差電壓穩壓器。EVM 電路板主要配置爲參考設計,可供需要高達 3 A 動態負載電流的工程應用。
使用指南: PDF
TI.com 無法提供
模擬型號

TPS7A84 PSpice Transient Model

SBVM575.ZIP (76 KB) - PSpice Model
模擬型號

TPS7A84 Unencrypted PSpice Transient Model

SBVM574.ZIP (3 KB) - PSpice Model
計算工具

PARALLEL-LDO-CALC Parallel low-dropout (LDO) calculator

The parallel low-dropout (LDO) calculator is a Microsoft® Excel®-based tool that provides worst-case analysis for parallel LDO regulators using ballast resistors. The tool helps the user identify the minimum number of parallel LDO regulators required and optimum ballast resistance for a (...)

支援產品和硬體

支援產品和硬體

產品
線性與低壓差 (LDO) 穩壓器
TPS7A33 具啟用功能的 1A、高 PSRR、負可調式超低壓差電壓穩壓器 TPS7A47 具有啟用功能的 1A、36V、低雜訊、高 PSRR、低壓差電壓穩壓器 TPS7A47-Q1 具有啟用功能的汽車 1-A、36-V、低雜訊、高 PSRR、低壓差電壓穩壓器 TPS7A4701-EP 強化型 36-V、1-A、4-μVRMS、RF LDO 電壓穩壓器 TPS7A52 2-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差 (LDO) 電壓穩壓器 TPS7A52-Q1 車用 2-A、低 VIN (1.1-V)、低雜訊、高準確度、低壓降 (LDO) 電壓穩壓器 TPS7A53 3-A、低輸入電壓 (1.1 V) 低雜訊高準確度超低壓差 (LDO) 電壓穩壓器 TPS7A53-Q1 車用、3-A、低 VIN (1.1 V) 低雜訊高準確度超低壓差 (LDO) 電壓穩壓器 TPS7A53A-Q1 車用 3-A、低 VIN 5.6-µVRMS 低雜訊高準確度低壓降電壓穩壓器 TPS7A53B 具有 0.5-V 低 VREF 的 3-A、1.1-V、低 VIN、低雜訊高準確度、超低壓降電壓穩壓器 TPS7A54 4-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差 (LDO) 電壓穩壓器 TPS7A54-Q1 車用 4-A、低 VIN (1.1-V)、低雜訊、高準確度、低壓差 (LDO) 電壓穩壓器 TPS7A57 5-A、低輸入電壓、低雜訊、高準確度、低壓差 (LDO) 電壓穩壓器 TPS7A83A 具有電源良好功能的 2-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A84A 具有電源良好功能的 3-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A85A 具有電源良好功能的 4-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A94 1-A、超低雜訊、超高 PSRR、射頻電壓穩壓器 TPS7B7702-Q1 汽車 300-mA、無電池 (40-V)、雙通道可調整天線低壓差電壓穩壓器 TPS7A8300 2-A、低 VIN、低 2-A、低 VIN、低雜訊、超低壓降電壓穩壓器具有高準確度、低雜訊的良好電源,超低壓降電壓穩壓器具有高準確度的良好電源 TPS7A84 具有高準確度且具有電源良好功能的 3-A、低 VIN、低雜訊、超低壓差電壓穩壓器 TPS7A85 具有高準確度且具有電源良好功能的 4-A、低 VIN、低雜訊、超低壓差電壓穩壓器 TPS7A96 2-A、超低雜訊、超高 PSRR 射頻電壓穩壓器 TPS7A4501-SP 抗輻射、QMLV、1.5-V 至 20-V 輸入 1.5-A 低壓降 (LDO) 穩壓器 TPS7H1111-SP 抗輻射、QMLV 和 QMLP、1.5A、超低雜訊高 PSRR 低壓降 (LDO) 穩壓器 TPS7H1111-SEP 耐輻射、1.5-A、超低雜訊、超高 PSRR RF LDO 穩壓器 TPS7A90 高準確度 500mA 低雜訊高 PSRR 可調式超低壓降電壓穩壓器 TPS7A91 具高準確度的 1-A、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器 TPS7A92 具高準確度的 2-A、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器
硬體開發
開發板
TPS7A57EVM-081 適用於 5-A 低雜訊高準確度低壓差 (LDO) 電壓穩壓器的 TPS7A57 評估模組
參考設計

TIDA-01466 — 適用於超音波前端的低電壓、低雜訊電源參考設計

此參考設計為經過最佳化的電源供應器,專為超音波成像系統中八個 16 通道接收 AFE IC 供電。此設計使用單晶片 DC-DC 轉換器 + LDO 組合穩壓器,能在將 LDO 輸入設定在剛好略高於壓降電壓的情況下充分利用 LDO PSRR,從而在效率最大化的同時減少零件數量。  此外,超低雜訊 LDO 有助於從 A/D 轉換獲得最高解析度,進而提升影像品質。此設計能夠與主時脈和系統時脈頻率同步切換頻率,協助系統設計師應用簡單的濾波技術,去除接地迴路上的電源供應器切換雜訊,或使用擴頻時脈來降低 EMI。此外,此設計採用 eFuse 裝置,提供簡單彈性的過電流防護方式。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01022 — 適用於 DSO、雷達和 5G 無線測試系統的靈活 3.2-GSPS 多通道 AFE 參考設計

此高速多通道資料擷取參考設計可實現最佳系統性能。系統設計師需考量如高速多通道時脈產生的時脈抖動和偏斜等重要設計參數,這會影響整體系統 SNR、SFDR、通道對通道偏斜和確定性延遲。此參考設計展示了使用 JESD204B 高速資料轉換器、高速放大器、高性能時脈和低雜訊電源解決方案的多通道 AFE 和時脈解決方案,以實現最佳系統性能
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01027 — 在 12.8 GSPS 資料採集系統中發揮最大效能的低雜訊電源供應參考設計

此參考設計展示了一款高效能、低雜訊的五軌電源設計,適用於超高速資料採集 (DAQ) 系統,支援超過 12.8 GSPS。電源供應 DC/DC 轉換器具備頻率同步與相位轉換功能,可將輸入電流漣波降至最低並控制頻率內容。採用高性能 HotRod™ 封裝技術,可將潛在的輻射電磁干擾 (EMI) 降至最低。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01028 — 適用於高速示波器和寬頻帶數位器的 12.8-GSPS 類比前端參考設計

此參考設計提供交錯式射頻取樣類比數位轉換器 (ADC) 的實際範例,以達到 12.8-GSPS 取樣率。這是透過兩個射頻取樣 ADC 的時間交錯而達成。交錯需要在 ADC 之間進行相位偏移,此參考設計利用 ADC12DJ3200 的無雜訊孔徑延遲調整(tAD 調整)功能來實現此目標。此功能也可用於將交錯式 ADC 的典型不匹配降到最低:將 SNR、ENOB 和 SFDR 性能最大化。此參考設計也具備支援 JESD204B 的低相位雜訊時脈樹。使用 LMX2594 寬頻 PLL 和 LMK04828 合成器和抖動消除器來執行實作。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-010128 — 適用於 12 位元數位器的可擴充 20.8 GSPS 參考設計

此參考設計說明採用時間交錯配置的射頻取樣類比數位轉換器 (ADC) 的 20.8GSPS 取樣系統。時間交錯法是一種經過實證的傳統提升取樣率方式,然而,匹配個別 ADC 偏移、增益與取樣時間不匹配是實現性能的關鍵。交錯的複雜性會隨著取樣時脈較高而增加。ADC 間的相位匹配是實現更佳 SFDR 和 ENOB 的關鍵規格之一。此參考設計使用 ADC12DJ5200RF 上的無雜訊孔徑延遲調整功能,並具備 19fs 精密相位控制步驟,可簡化 20.8GSPS 交錯之執行。此參考設計採用以 LMK04828 和 LMX2594 為基礎的板載低雜訊 JESD204B 時脈鐘產生器,符合 12 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-010122 — 適用於多通道射頻系統的參考設計同步數據轉換器 DDC 和 NCO 功能

此參考設計可解決與新興 5G 適配應用相關,例如大規模多輸入多輸出 (mMIMO)、相位陣列雷達與通訊酬載等應用相關的同步設計挑戰。一般 RF 前端包含天線、低雜訊放大器 (LNA)、混波器、類比網域中的本地振盪器 (LO) 及類比轉數位轉換器、數值控制振盪器 (NCO) 和數位降轉換器 (DDC)。為了達到整體系統同步化,這些數位區塊必須與系統時鐘同步。本參考設計採用 ADC12DJ3200 資料轉換器,透過同步處理晶片內建 NCO 與 SYNC ~ 並使用無雜訊孔徑延遲調整 (tAD 調整) 功能,在多個接收器之間達到小於 5-ps 的頻道間偏斜的效果,以進一步降低偏斜。此設計也具備搭載 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01232 — 高電流低雜訊並聯 LDO 參考設計

此並聯低壓差 (LDO) 參考設計展示 TPS7A85 低雜訊 LDO 線性穩壓器在並聯配置中的應用,可為每個 LDO 供應 3.5A 電流,或為每塊電路板供應 7A 電流。額外的設計彈性還包括將該設計堆疊以符合應用當前的需求。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
VQFN (RGR) 20 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片