ZHDS072 January 2026 ADS1278QML-SP
PRODUCTION DATA
ADS1278QML-SP 需要时钟输入来运行。 ADS1278QML-SP 的各个转换器通过相同的时钟输入运行。在最大数据速率下,时钟输入可以是 27MHz 或 13.5MHz(对于低功耗模式),或者 27MHz 或 5.4MHz(对于低速模式),具体由 CLKDIV 输入的设置决定。对于高速模式,最大 CLK 输入频率为 32.768MHz。对于高分辨率模式,最大 CLK 输入频率为 27MHz。外部时钟频率 (fCLK) 的选择不会影响 ADS1278QML-SP 的分辨率。使用较慢的 fCLK 可以降低外部时钟缓冲器的功耗。输出数据速率随时钟频率而变化,降至最低时钟频率 fCLK = 100kHz。表 6-5 总结了四种工作模式下时钟输入频率 (f CLK) 与数据速率 (fDATA)、最大数据速率和相应最大时钟输入之比。
与任何高速数据转换器一样,高质量、低抖动时钟对于实现出色性能至关重要。晶体时钟振荡器是推荐的时钟源。确保避免时钟输入上出现过多振铃;保持时钟布线尽可能短,并且使用靠近源端的 50Ω 串联电阻器通常会有所帮助。
| 模式选择 | 最大值 fCLK (MHz) | CLKDIV | fCLK/fDATA | 数据速率 (SPS) |
|---|---|---|---|---|
| 高速 | 32.768 | 1 | 256 | 128,000 |
| 高分辨率 | 27 | 1 | 512 | 52,734 |
| 低功耗 | 27 | 1 | 512 | 52,734 |
| 13.5 | 0 | 256 | ||
| 低速 | 27 | 1 | 2,560 | 10,547 |
| 5.4 | 0 | 512 |