ZHCUD63A October   2015  – July 2025

 

  1.   1
  2.   2
  3.   商标
  4. 1评估模块概述
    1. 1.1 ADS9110EVM-PDK 特性
    2. 1.2 ADS9110EVM 特性
  5. 2模拟接口
    1. 2.1 差分信号源连接器
    2. 2.2 ADC 差分输入信号驱动器
      1. 2.2.1 输入信号路径
      2. 2.2.2 输入共模跳线配置
      3. 2.2.3 R1 设置与源阻抗间的关系
    3. 2.3 板载 ADC 基准
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 IO 的 multiSPI®
  7. 4电源
  8. 5 ADS9110EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6 ADS9110EVM-PDK 运行
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
    6. 6.6 线性分析工具
  10. 7硬件设计文件
    1. 7.1 原理图
    2. 7.2 PCB 布局
    3. 7.3 物料清单
  11. 8修订历史记录

差分信号源连接器

ADS9110EVM 旨在通过超小型 A 版 (SMA) 连接器或 100mil 接头便利地连接到外部模拟差分源。J7 和 J3 是 SMA 连接器,允许通过同轴电缆连接模拟源。100mil 跳线电缆或微型捕捉器也可用于将模拟源连接到 J4:2 和 J6:2 引脚

注:

输入不支持单端信号。外部源必须是差分源或平衡源,使电路板的负输入和正输入保持对称,从而在任何给定时间 Vs(+) = –Vs(–)。

表 2-1 J7 和 J3 SMA 连接器说明
引脚编号信号说明
J3Vs(–)负差分板输入,
1kΩ 输入阻抗
J7Vs(+)正差分板输入,
1kΩ 输入阻抗
表 2-2 J4 和 J6 接头说明
引脚编号信号说明
J4:3TEST 0.23V请勿使用:仅用于诊断
J4:2Vs(–)负差分板输入,
1kΩ 输入阻抗
J4:1AGND模拟接地
J6:3AGND模拟接地
J6:2Vs(+)正差分板输入,
1kΩ 输入阻抗
J6:1TEST 4.77V请勿使用:仅用于诊断