ZHCUD63A October   2015  – July 2025

 

  1.   1
  2.   2
  3.   商标
  4. 1评估模块概述
    1. 1.1 ADS9110EVM-PDK 特性
    2. 1.2 ADS9110EVM 特性
  5. 2模拟接口
    1. 2.1 差分信号源连接器
    2. 2.2 ADC 差分输入信号驱动器
      1. 2.2.1 输入信号路径
      2. 2.2.2 输入共模跳线配置
      3. 2.2.3 R1 设置与源阻抗间的关系
    3. 2.3 板载 ADC 基准
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 IO 的 multiSPI®
  7. 4电源
  8. 5 ADS9110EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6 ADS9110EVM-PDK 运行
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
    6. 6.6 线性分析工具
  10. 7硬件设计文件
    1. 7.1 原理图
    2. 7.2 PCB 布局
    3. 7.3 物料清单
  11. 8修订历史记录

输入信号路径

图 2-1 示出了施加在板输入端的差分信号的信号路径。电路板输入阻抗为具有 10nF 差分滤波的 1kΩ,可将外部布线中的噪声保持在一般水平。1kΩ 电阻器和放大器反馈端 1nF 电容器构成的抗混叠滤波器将总体信号路径带宽限制为 160kHz。最后,两个 OPA625 运算放大器将 2.2Ω 阻抗高达 7MHz 的 ADS9110 差分输入驱动,从而正确驱动 2MSPS 下 ADC 输入的低动态阻抗。

 OPA625 差分输入驱动路径图 2-1 OPA625 差分输入驱动路径