ZHCUD63A October   2015  – July 2025

 

  1.   1
  2.   2
  3.   商标
  4. 1评估模块概述
    1. 1.1 ADS9110EVM-PDK 特性
    2. 1.2 ADS9110EVM 特性
  5. 2模拟接口
    1. 2.1 差分信号源连接器
    2. 2.2 ADC 差分输入信号驱动器
      1. 2.2.1 输入信号路径
      2. 2.2.2 输入共模跳线配置
      3. 2.2.3 R1 设置与源阻抗间的关系
    3. 2.3 板载 ADC 基准
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 IO 的 multiSPI®
  7. 4电源
  8. 5 ADS9110EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6 ADS9110EVM-PDK 运行
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
    6. 6.6 线性分析工具
  10. 7硬件设计文件
    1. 7.1 原理图
    2. 7.2 PCB 布局
    3. 7.3 物料清单
  11. 8修订历史记录

线性分析工具

线性分析工具测量并生成评估板中安装的特定 ADS9110 的 DNL 和 INL 代码图。需要 2kHz 正弦输入信号,该信号在输入端略微饱和(每个输入或 0.13dBFS 时超出满量程范围 35mV)且失真非常低。外部源线性度必须优于 ADC 线性度。测得的系统性能必须反映 ADC 的线性误差,并且不得受信号源性能的限制。为确保正确地测量 ADC 的 DNL 和 INL,外部源必须满足表 6-2 中的要求。

表 6-2 ADS9110 评估的外部源要求
规格说明规格值
信号频率2kHz
外部源类型平衡差分
外部源共模0V 或悬空
(请参阅 节 2.2.2 了解跳线设置)
外部源阻抗 (RS)10Ω–30Ω
外部源差分阻抗
(RS_DIFF = 2 × RS)
20Ω–60Ω
源差分信号
(–0.1dBFS 时的 VPP 幅度)
(2 × RS × 4.57 × 10–3) + 9.14V

(RS_DIFF × 4.57 × 10–3) + 9.14V
最大噪声30µVRMS
最大 SNR100dB
最大 THD-130dB

命中数设置取决于外部噪声源。对于噪声大概为 10µVrms 的 110dB SNR 外部源,总命中数必须为 512。对于 SNR 为 100dB 的源,建议的命中数为 1024。

注:

运行此分析可能需要数分钟时间,并且评估板在整个分析期间必须保持不受干扰。

 线性分析工具图 6-7 线性分析工具