ZHCUD63A October   2015  – July 2025

 

  1.   1
  2.   2
  3.   商标
  4. 1评估模块概述
    1. 1.1 ADS9110EVM-PDK 特性
    2. 1.2 ADS9110EVM 特性
  5. 2模拟接口
    1. 2.1 差分信号源连接器
    2. 2.2 ADC 差分输入信号驱动器
      1. 2.2.1 输入信号路径
      2. 2.2.2 输入共模跳线配置
      3. 2.2.3 R1 设置与源阻抗间的关系
    3. 2.3 板载 ADC 基准
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 IO 的 multiSPI®
  7. 4电源
  8. 5 ADS9110EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面 (GUI) 软件安装
  9. 6 ADS9110EVM-PDK 运行
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
    6. 6.6 线性分析工具
  10. 7硬件设计文件
    1. 7.1 原理图
    2. 7.2 PCB 布局
    3. 7.3 物料清单
  11. 8修订历史记录

板载 ADC 基准

EVM 不包括用于从外部源驱动 ADS9110 的基准输入的配置。基准输入信号路径完全自包含在 ADS9110EVM 上,并由 REF5050(一个 5.0V 精密电压基准)组成。REF5050 的输出由两个放大器(OPA625 和 OPA378)构成的基准驱动器进行滤波和缓冲。该基准驱动器提供零偏移、低噪声,并针对 2MSPS 完整器件吞吐量下最大负载条件下的 1LSB 电压调节进行了优化。基准驱动器电路的原理图如 图 2-3 所示。

 板载基准信号路径图 2-3 板载基准信号路径