ZHCUD52 July 2025
Versal FPGA 要求电源轨在特定时间内完成上电时序。使用稳压器的典型软启动时间即可轻松实现这一点。但是,当在没有主动放电的情况下对这些电源轨执行时序控制时,电源轨可能需要过长的时间才能按顺序关闭。
要实现主动放电,通常可以使用一个额外的 MOSFET。但是,根据具体的实现方式,可能需要额外的支持电路,并且抗辐射 MOSFET 可能相当大。而是使用具有快速输出放电 (QOD) 功能的 TPS7H2221-SEP 负载开关来实现主动放电。这种小型设计仅使用 QOD 引脚和一个小型去耦电容器为器件供电。此设计用于具有放电要求的所有辅助电源轨。
图 3-27 放电原理图
图 3-28 放电布局