ZHCUD52
July 2025
1
说明
资源
特性
应用
6
1
系统说明
1.1
主要系统规格
2
系统概述
2.1
方框图
2.2
设计注意事项
2.3
重点产品
2.3.1
TPS7H5006-SEP
2.3.2
TPS7H6025-SEP
2.3.3
TPS7H1111-SEP
2.3.4
TPS7H4010-SEP
2.3.5
TPS73801-SEP
2.3.6
TPS7H3302-SEP
2.3.7
TPS7H3014-SEP
2.3.8
TPS7H2221-SEP
2.3.9
SN54SC6T14-SEP
3
系统设计原理
3.1
0V8 分立式降压稳压器 (VCCINT)
3.1.1
VCCINT 负载阶跃
3.2
降压稳压器(集成)
3.2.1
1V2
3.2.2
1V2_VCCO
3.2.3
1V2_MEM
3.2.4
2V5_DDR_VPP
3.2.5
3V3_VCCO
3.3
线性稳压器
3.3.1
DDR 终端
3.3.2
0V92
3.3.3
1V5_GTY
3.3.4
1V5
3.3.5
5V0_SYS
3.4
时序控制
3.4.1
TPS7H3014-SP 序列发生器
3.4.2
TPS7H2221-SEP 放电电路
3.4.3
VCCINT 放电电路
4
硬件、测试要求和测试结果
4.1
硬件要求
4.2
测试设置
4.3
测试结果
4.3.1
分立式降压稳压器 (VCCINT)
4.3.1.1
0V8
4.3.2
降压稳压器(集成)
4.3.2.1
1V2
4.3.2.2
1V2_VCCO
4.3.2.3
1V2_MEM
4.3.2.4
2V5_DDR_VPP
4.3.2.5
3V3_VCCO
4.3.3
线性稳压器
4.3.3.1
0V6_VTT
4.3.3.2
0V92
4.3.3.3
1V5_GTY
4.3.3.4
1V5
4.3.3.5
5V0_SYS
5
设计和文档支持
5.1
设计文件
5.1.1
原理图
5.1.2
BOM
5.1.3
布局图
5.2
文档支持
5.3
支持资源
5.4
商标
6
作者简介
Design Guide
适用于 Versal™ AI Edge 的抗辐射电源参考设计
下载最新的英语版本