ZHCUCV1A March 2025 – June 2025 AM62L
处理器系列支持通过 OSPI0 接口连接 x1 存储器器件(1 个八进制串行外设接口 (OSPI0) 或 4 路串行外设接口 (QSPI0))或连接多达 x2 存储器(例如:x1 OSPI + x1 QSPI)器件。OSPI0 IO 以 VDDS1 为基准,支持 1.8V IO 固定电平。
以下是有效组合:
按照 EVM 原理图实现方案,将 OSPI0 接口连接到存储器器件,为 OSPI0_CLK 添加串联电阻器,为 OSPI0_CLK 添加下拉电阻器,为数据和 CS 信号添加上拉电阻器,以及实现存储器器件复位逻辑。
当需要支持引导功能时,请参阅器件特定 TRM,将支持的 CS(片选)连接到所连接的存储器器件。
OSPI0 支持两种数据采集模式:PHY 模式和 Tap 模式。若要更好地了解支持的模式,请参阅器件特定数据表规格 一章的时序和开关特性 一节中的 OSPI、OSPI0 小节。
有关 OSPI 或 QSPI 存储器接口的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM62L(AM62L32、AM62L31)定制电路板硬件设计 – OSPI0 接口实现(TMDS62LEVM 上)指南
[常见问题解答] Sitara/Jacinto 器件的 OSPI 常见问题解答
有关更多信息,请参阅器件特定 TRM 中外设章节存储器接口一节的八路串行外设接口 (OSPI) 小节。