ZHCUCV1A March 2025 – June 2025 AM62L
该处理器系列支持 x5(六个)(x1(一个)符合 I2C 标准的失效防护漏极开路输出型 IO 缓冲器和 x4(四个)基于 LVCMOS 缓冲器类型 IO 而仿真的 I2C 接口。支持的 I2C 接口包括 x4 主域、x1 WKUP 域 I2C 接口。
对于采用开漏输出型 IO 缓冲器的 I2C 接口(配备 I2C OD FS IO 缓冲器的 I2C2),建议仅当 IO 被配置为 I2C 接口或 IO 时,使用外部上拉电阻。如果主动驱动 IO(输入),则不需要上拉电阻。
当漏极开路输出型 IO 缓冲器 I2C 接口 (I2C2) 被拉至 3.3V 电源时,输入具有指定的转换率要求。建议使用 RC 来限制压摆率。有关 RC 实现,请参阅 EVM TMDS62LEVM 原理图和以下常见问题解答:
当配置为仿真的漏极开路输出型 IO 缓冲器 I2C 接口(I2C0、I2C1、I2C3 和 WKUP_I2C0)时,建议为 LVCMOS IO 使用外部上拉。有关可用的仿真漏极开路输出型 IO 缓冲器 I2C 实例,请参阅器件特定数据表。
EVM 中的上拉电阻值可用作起点。上拉值取决于 I2C 接口实现和 I2C 总线的负载。建议测量 I2C 波形并根据需要减小(调节)上拉值。
有关更多信息,请参阅以下常见问题解答:
[常见问题解答] AM62L(AM62L32、AM62L31)定制电路板硬件设计 – I2C 接口
定制电路板设计期间,验证器件特定数据表的时序和开关特性,I2C 部分的例外情况 小节。请注意仿真 I2C 接口的例外情况。建议添加一个串联电阻器来控制下降时间。
有关更多信息,请参阅器件特定 TRM 的外设 一章中的内部集成电路 (I2C) 接口 一节。