ZHCUCV1A March 2025 – June 2025 AM62L
DDRSS 接口支持 DDR4 或 LPDDR4 存储器接口。DDR4 或 LPDDR4 存储器的选择取决于应用或客户,因为每种存储器类型的延迟和突发长度存在差异。
如需更多信息,请参阅以下应用手册:
有关 JEDEC 合规性的信息,请参阅器件特定数据表的 DDR 电气特性部分。请参阅器件特定数据表的以下注意事项:
DDRSS 接口与符合 JESD79-4B 标准的 DDR4 器件和符合 JESD209-4B 标准的 LPDDR4 器件兼容。
有关数据总线宽度、内联 ECC 支持、速度和最大可寻址范围选择,请参阅器件特定数据表特性一章的存储器子系统、DDR 子系统 (DDRSS) 部分。
允许的 DDR4 接口存储器配置为 1x 16 位或 2x 8 位。不允许 1x 8 位存储器配置,这不是有效配置。
允许的 LPDDR4 接口存储器配置为 1x 16 位。
使用 LPDDR4 存储器接口时,根据应用要求,由于提供了 16 位配置,同一存储器器件可与 AM625 / AM623 / AM620-Q1 / AM625-Q1、AM62A7 / AM62A7-Q1 / AM62A3 / AM62A3-Q1 / AM62A1-Q1, AM62D-Q1, AM62P / AM62P-Q1 和 AM62Lx 处理器搭配使用。
LPDDR4 存储器适用于当前 EVM 设计。以下常见问题解答列出了在需要 DDR4 存储器接口时可以参考的 SK/EVM。
如需连接未使用的 DDRSS 信号,请参阅器件特定数据表的引脚连接要求 一节。
有关 DDR4 或 LPDDR4 存储器接口的更多信息,请参阅以下常见问题解答:
有关更多信息,请参阅器件特定 TRM 中存储器控制器 一章的 DDR 子系统 (DDRSS) 部分。