ZHCUC64B August   2024  – May 2025 DRV8162 , INA241A , ISOM8710

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
    1. 1.1 参考设计概述
    2. 1.2 主要系统规格
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
      1. 2.2.1 硬件设计
        1. 2.2.1.1 功率级栅极驱动器
          1. 2.2.1.1.1 栅极驱动器
          2. 2.2.1.1.2 保护特性
          3. 2.2.1.1.3 VGVDD 定义
          4. 2.2.1.1.4 配置 (Strap) 功能
        2. 2.2.1.2 功率级 FET
          1. 2.2.1.2.1 VGS 与 RDS(ON) 间的关系
        3. 2.2.1.3 相电流和电压检测
          1. 2.2.1.3.1 A 相和 B 相电流检测
          2. 2.2.1.3.2 C 相电流检测
          3. 2.2.1.3.3 电压感测
        4. 2.2.1.4 主机处理器接口
        5. 2.2.1.5 栅极驱动器关断路径
        6. 2.2.1.6 系统诊断测量
          1. 2.2.1.6.1 温度测量
        7. 2.2.1.7 系统电源
          1. 2.2.1.7.1 12V 电源轨
          2. 2.2.1.7.2 3.3V 电源轨
      2. 2.2.2 软件设计
    3. 2.3 重点产品
      1. 2.3.1 DRV8162L
      2. 2.3.2 INA241A
      3. 2.3.3 AMC0106M05
      4. 2.3.4 TPSM861253
      5. 2.3.5 LMR38010
      6. 2.3.6 TMP6131
      7. 2.3.7 ISOM8710
  9. 3硬件、软件测试要求和测试结果
    1. 3.1 硬件要求
      1. 3.1.1 PCB 概述
      2. 3.1.2 硬件配置
        1. 3.1.2.1 先决条件
        2. 3.1.2.2 默认电阻器和跳线配置
        3. 3.1.2.3 连接器
          1. 3.1.2.3.1 主机处理器接口
    2. 3.2 测试设置
    3. 3.3 测试结果
      1. 3.3.1 电源管理
        1. 3.3.1.1 上电
        2. 3.3.1.2 断电
      2. 3.3.2 栅极电压和相电压
        1. 3.3.2.1 20VDC
        2. 3.3.2.2 48VDC
        3. 3.3.2.3 60VDC
      3. 3.3.3 数字 PWM 和栅极电压
      4. 3.3.4 相电流测量
      5. 3.3.5 系统测试结果
        1. 3.3.5.1 热分析
  10. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
    2. 4.2 工具与软件
    3. 4.3 文档支持
    4. 4.4 支持资源
    5. 4.5 商标
  11. 5关于作者
  12. 6修订历史记录
保护特性

DRV8162L 通过测量 FET 的漏源压降 VDS 来检测功率级的过流事件。DRV8162L 的过流跳变阈值可由具有 13 级选项的配置 (strap) 电阻器进行设置。在 DRV8162L 数据表电气特性章节的保护电路部分中,使用参数 VDS_LVLx_y 可以找到这些值。最小值为 0.1V,最大值为 2.0V。

凭借此特性,还可以采用消隐时间来确保在 FET 开关期间不会检测到过冲。

更多有关保护特性的信息,请参阅 DRV8162L 数据表中的栅极驱动器保护电路部分。