ZHCUAR3 February   2023 LP8764-Q1 , TPS6594-Q1

 

  1.   PDN-0A 用户指南之使用 TPS6594-Q1 和 LP8764-Q1 PMIC 为 J7AEP 供电
  2.   商标
  3. 1引言
  4. 2器件版本
  5. 3处理器连接
    1. 3.1 电源映射
    2. 3.2 控制映射
  6. 4支持功能安全系统
    1. 4.1 达到 ASIL-B 系统要求
    2. 4.2 达到 ASIL-D 系统要求
  7. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 多器件设置
    13. 5.13 看门狗设置
  8. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发条件
    3. 6.3 电源序列
      1. 6.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 6.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 6.3.3 ACTIVE_TO_WARM
      4. 6.3.4 ESM_SOC_ERROR
      5. 6.3.5 PWR_SOC_ERROR
      6. 6.3.6 MCU_TO_WARM
      7. 6.3.7 TO_MCU
      8. 6.3.8 TO_ACTIVE
      9. 6.3.9 TO_RETENTION
  9. 7应用示例
    1. 7.1 在不同状态之间切换:运行和保持
      1. 7.1.1 运行
      2. 7.1.2 仅 MCU
      3. 7.1.3 保持
    2. 7.2 进入和退出待机状态
    3. 7.3 进入和退出 LP_STANDBY
    4. 7.4 运行时定制
  10. 8参考文献

有限状态机 (FSM) 设置

这些设置描述了如何为 PMIC 输出轨分配各种系统级状态。此外,还描述了每个系统级状态的默认触发条件。所有这些设置都可以在启动后通过 I2C 进行更改。

表 5-7 FSM NVM 设置
寄存器名称 字段名称 TPS65941120-Q1 TPS65941421-Q1 LP876411B5-Q1
说明 说明 说明
RAIL_SEL_1 BUCK1_GRP_SEL 0x2 SOC 电源轨组 0x2 SOC 电源轨组 0x2 SOC 电源轨组
BUCK2_GRP_SEL 0x2 SOC 电源轨组 0x0 未分配电源轨组 0x2 SOC 电源轨组
BUCK3_GRP_SEL 0x1 MCU 电源轨组 0x2 SOC 电源轨组 0x0 未分配电源轨组
BUCK4_GRP_SEL 0x0 未分配电源轨组 0x1 MCU 电源轨组 0x0 未分配电源轨组
RAIL_SEL_2 BUCK5_GRP_SEL 0x1 MCU 电源轨组 0x2 SOC 电源轨组
LDO1_GRP_SEL 0x1 MCU 电源轨组 0x2 SOC 电源轨组
LDO2_GRP_SEL 0x1 MCU 电源轨组 0x1 MCU 电源轨组
LDO3_GRP_SEL 0x1 MCU 电源轨组 0x2 SOC 电源轨组
RAIL_SEL_3 LDO4_GRP_SEL 0x1 MCU 电源轨组 0x2 SOC 电源轨组
VCCA_GRP_SEL 0x1 MCU 电源轨组 0x1 MCU 电源轨组 0x1 MCU 电源轨组
FSM_TRIG_SEL_1 MCU_RAIL_TRIG 0x2 MCU 电源错误 0x2 MCU 电源错误 0x2 MCU 电源错误
SOC_RAIL_TRIG 0x3 SOC 电源错误 0x3 SOC 电源错误 0x3 SOC 电源错误
OTHER_RAIL_TRIG 0x3 SOC 电源错误 0x3 SOC 电源错误 0x3 SOC 电源错误
SEVERE_ERR_TRIG 0x0 立即关断 0x0 立即关断 0x0 立即关断
FSM_TRIG_SEL_2 MODERATE_ERR_TRIG 0x1 有序关断 0x1 有序关断 0x1 有序关断