ZHCSXO2 December   2024 LMX1205

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
      1. 6.1.1 分频器和倍频器范围
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 上电复位
      2. 6.3.2 温度传感器
      3. 6.3.3 时钟输入
        1. 6.3.3.1 时钟输入可调节延迟
      4. 6.3.4 时钟输出
        1. 6.3.4.1 时钟输出缓冲器
        2. 6.3.4.2 时钟输出可调节延迟
        3. 6.3.4.3 时钟多路复用器
        4. 6.3.4.4 时钟分频器
        5. 6.3.4.5 时钟倍频器
          1. 6.3.4.5.1 有关时钟倍频器的一般信息
          2. 6.3.4.5.2 时钟倍频器的状态机时钟
            1. 6.3.4.5.2.1 状态机时钟
          3. 6.3.4.5.3 时钟倍频器校准
          4. 6.3.4.5.4 时钟倍频器锁定检测
      5. 6.3.5 LOGICLK 输出
        1. 6.3.5.1 LOGICLK 输出格式
        2. 6.3.5.2 LOGICLK 分频器
      6. 6.3.6 SYSREF
        1. 6.3.6.1 SYSREF 输出缓冲器
          1. 6.3.6.1.1 主时钟的 SYSREF 输出缓冲器 (SYSREFOUT)
          2. 6.3.6.1.2 LOGISYSREF 输出缓冲器
          3. 6.3.6.1.3 SYSREF 频率和延迟生成
          4. 6.3.6.1.4 SYSREFREQ 引脚和 SYSREFREQ SPI 控制字段
            1. 6.3.6.1.4.1 SYSREFREQ 引脚共模电压
            2. 6.3.6.1.4.2 SYSREFREQ 窗口化特性
              1. 6.3.6.1.4.2.1 SYSREF 窗口化操作的一般过程流程图
              2. 6.3.6.1.4.2.2 有关 SYSREF 窗口化的其他指导
              3. 6.3.6.1.4.2.3 用于无干扰输出
              4. 6.3.6.1.4.2.4 如果使用 SYNC 特性
              5. 6.3.6.1.4.2.5 SYNC 功能
      7. 6.3.7 上电时序
      8. 6.3.8 处理未使用的引脚
    4. 6.4 器件功能模式配置
  8. 寄存器映射
    1. 7.1 器件寄存器
  9. 应用和实施
    1. 8.1 参考
      1. 8.1.1 典型应用
        1. 8.1.1.1 设计要求
        2. 8.1.1.2 详细设计过程
        3. 8.1.1.3 应用曲线图
    2. 8.2 电源相关建议
    3. 8.3 布局
      1. 8.3.1 布局指南
      2. 8.3.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

寄存器映射

D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0
R0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 POWERDOWN 复位
R1 0 0 0 0 0 0 0 0 0 0 0 LD_DIS READBACK_CTRL 0 1 1
R2 0 0 0 0 0 0 TEMPSENSE_EN SYNC_EN 1 SYSREF_EN 1 LOGIC_EN CH3_EN CH2_EN CH1_EN CH0_EN
R3 0 0 0 0 0 0 0 0 0 CLKIN_DLY
R4 0 0 0 0 0 CLK0_DLY CLK0_PWR CLK0_EN
R5 0 0 0 0 0 CLK1_DLY CLK1_PWR CLK1_EN
R6 0 0 0 0 0 CLK2_DLY CLK2_PWR CLK2_EN
R7 0 0 0 0 0 CLK3_DLY CLK3_PWR CLK3_EN
R8 0 SYSREF0_PWR_LOW SYSREF0_AC 1 1 1 SYSREF0_VCM SYSREF0_PWR SYSREF0_EN
R9 0 SYSREF1_PWR_LOW SYSREF1_AC 1 1 1 SYSREF1_VCM SYSREF1_PWR SYSREF1_EN
R10 0 SYSREF2_PWR_LOW SYSREF2_AC 1 1 1 SYSREF2_VCM SYSREF2_PWR SYSREF2_EN
R11 0 SYSREF3_PWR_LOW SYSREF3_AC 1 1 1 SYSREF3_VCM SYSREF3_PWR SYSREF3_EN
R12 0 0 0 LOGICLK_FMT 0 0 LOGICLK_VCM LOGICLK_PWR LOGICLK_EN
R13 0 0 0 LOGISYSREF_FMT 0 0 LOGISYSREF_VCM LOGISYSREF_PWR LOGISYSREF_EN
R14 LOGICLK_DIV_RST 0 0 LOGICLK_DIV LOGICLK_DIV_PRE
R15 0 0 0 0 0 0 0 0 0 0 0 0 0 LOGICLK2_DIV LOGICLK2_EN
R16 0 0 0 0 0 0 0 0 SYSREF_DLY_SCALE SYSREFREQ_DLY_STEP SYSREFREQ_VCM_OFFSET SYSREFREQ_VCM
R17 0 0 0 0 0 0 0 0 SYSREFREQ_INPUT SYSWND_UPDATE_STOP SYNC_STOP SYSWND_LATCH SYSREFREQ_CLR SYSREFREQ_MODE
R18 0 0 0 0 0 0 0 0 0 0 SYSREFREQ_DLY
R19 0 0 0 0 0 0 0 0 0 SYSREF_DLY_BYP SYSREF_PULSE_CNT SYSREF_MODE
R20 SYSREF_DLY_DIV SYSREF_DIV SYSREF_DIV_PRE
R21 0 0 0 0 0 0 0 SYSREF0_DLY SYSREF0_DLY_PHASE
R22 0 0 0 0 0 0 0 SYSREF1_DLY SYSREF1_DLY_PHASE
R23 0 0 0 0 0 0 0 SYSREF2_DLY SYSREF2_DLY_PHASE
R24 0 0 0 0 0 0 0 SYSREF3_DLY SYSREF3_DLY_PHASE
R25 0 0 0 0 0 0 0 LOGISYSREF_DLY LOGISYSREF_DLY_PHASE
R26 0 0 0 0 0 0 0 0 SMCLK_DIV SMCLK_DIV_PRE SMCLK_EN
R27 0 1 1 0 MULT_HIPFD_EN 1 FCAL_EN 0 0 CLK_DIV_RST CLK_DIV CLK_MUX
R29 rb_CLKPOS[31:16]
R30 rb_CLKPOS[15:0]
R31 0 0 0 0 0 rb_TEMPSENSE
R32 rb_VER_ID
R36 1 0 0 0 1 0 1 1 0 0 0 1 0 1 1 0
R37 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 rb_LOCK_DETECT
R39 0 1 1 1 1 0 0 1 0 1 1 0 0 0 0 1
R40 0 1 1 1 1 0 0 1 0 1 1 0 0 0 1 1
R41 0 1 1 1 0 1 0 1 0 1 0 0 0 0 0 1
R42 0 1 1 1 0 1 1 1 0 1 0 0 0 0 0 1
R43 0 1 1 1 0 1 1 1 0 1 0 0 0 0 0 1
R44 0 1 1 1 0 1 0 1 0 1 1 0 0 0 0 1
R45 0 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1
R54 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 0
R55 0 0 0 0 0 0 0 0 0 0 DEV_IOPT_CTRL
R77 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0