ZHCSXO2 December   2024 LMX1205

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
      1. 6.1.1 分频器和倍频器范围
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 上电复位
      2. 6.3.2 温度传感器
      3. 6.3.3 时钟输入
        1. 6.3.3.1 时钟输入可调节延迟
      4. 6.3.4 时钟输出
        1. 6.3.4.1 时钟输出缓冲器
        2. 6.3.4.2 时钟输出可调节延迟
        3. 6.3.4.3 时钟多路复用器
        4. 6.3.4.4 时钟分频器
        5. 6.3.4.5 时钟倍频器
          1. 6.3.4.5.1 有关时钟倍频器的一般信息
          2. 6.3.4.5.2 时钟倍频器的状态机时钟
            1. 6.3.4.5.2.1 状态机时钟
          3. 6.3.4.5.3 时钟倍频器校准
          4. 6.3.4.5.4 时钟倍频器锁定检测
      5. 6.3.5 LOGICLK 输出
        1. 6.3.5.1 LOGICLK 输出格式
        2. 6.3.5.2 LOGICLK 分频器
      6. 6.3.6 SYSREF
        1. 6.3.6.1 SYSREF 输出缓冲器
          1. 6.3.6.1.1 主时钟的 SYSREF 输出缓冲器 (SYSREFOUT)
          2. 6.3.6.1.2 LOGISYSREF 输出缓冲器
          3. 6.3.6.1.3 SYSREF 频率和延迟生成
          4. 6.3.6.1.4 SYSREFREQ 引脚和 SYSREFREQ SPI 控制字段
            1. 6.3.6.1.4.1 SYSREFREQ 引脚共模电压
            2. 6.3.6.1.4.2 SYSREFREQ 窗口化特性
              1. 6.3.6.1.4.2.1 SYSREF 窗口化操作的一般过程流程图
              2. 6.3.6.1.4.2.2 有关 SYSREF 窗口化的其他指导
              3. 6.3.6.1.4.2.3 用于无干扰输出
              4. 6.3.6.1.4.2.4 如果使用 SYNC 特性
              5. 6.3.6.1.4.2.5 SYNC 功能
      7. 6.3.7 上电时序
      8. 6.3.8 处理未使用的引脚
    4. 6.4 器件功能模式配置
  8. 寄存器映射
    1. 7.1 器件寄存器
  9. 应用和实施
    1. 8.1 参考
      1. 8.1.1 典型应用
        1. 8.1.1.1 设计要求
        2. 8.1.1.2 详细设计过程
        3. 8.1.1.3 应用曲线图
    2. 8.2 电源相关建议
    3. 8.3 布局
      1. 8.3.1 布局指南
      2. 8.3.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
主时钟的 SYSREF 输出缓冲器 (SYSREFOUT)

时钟输出通道内的 SYSREF 输出与时钟输出缓冲器具有相同的输出缓冲器结构,并增加了用于调整共模电压的电路。SYSREF 输出是 CML 输出,其共模电压可通过 SYSREFx_VCM 字段进行调整,并且输出电平可通过 SYSREFx_PWR 字段进行编程。此特性可以实现直流耦合。请注意,CLKOUT 输出没有可调共模电压,必须采用交流耦合,以实现出色的噪声性能。

LMX1205 SYSREF 输出缓冲器图 6-8 SYSREF 输出缓冲器

假设有 100Ω 差分负载、无直流路径接地的情况下,对共模电压和输出功率进行仿真。SYSREF 输出摆幅和相应的共模电压如下所示。对于每个 SYSREFx_VCM 设置,输出共模电压的变化范围可以在变化值的 ±10% 以内。

SYSREFx_PWR VOD 摆幅(单端峰峰值) 支持的 SYSREFx_VCM 代码 支持的 VCM 范围 (V)
SYSREFx_PWR_LOW = 1 低功耗 (V) SYSREFx_PWR_LOW = 0 高功耗 (V) SYSREFx_PWR_LOW = 1 低功耗 (V) SYSREFx_PWR_LOW = 0 高功耗 (V) SYSREFx_PWR_LOW = 1 低功耗 (V) SYSREFx_PWR_LOW = 0 高功耗 (V)
最小代码 最大代码 最小代码 最大代码 最小 VCM 最大 VCM 最小 VCM 最大 VCM
0 0.23 0.46 4 44 10 44 0.500 1.500 0.650 1.500
1 0.29 0.58 6 44 12 42 0.550 1.500 0.700 1.450
2 0.35 0.69 7 44 15 40 0.575 1.500 0.775 1.400
3 0.40 0.79 8 44 18 36 0.600 1.500 0.850 1.300
4 0.46 0.89 10 44 20 31 0.650 1.500 0.900 1.175
5 0.51 0.97 11 44 22 26 0.675 1.500 0.950 1.050
6 0.57 1.04 12 44 23 0.700 1.500 0.975
7 0.62 13 41 0.725 1.425