ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
该器件具有高频率能力、极低的抖动和可编程时钟输入和输出延迟,可在不降低信噪比的情况下,很好地对高精度、高频数据转换器进行时钟控制。4 个高频时钟输出中的每一个输出以及具有更大分频器范围的附加 LOGICLK 输出,都配有一个 SYSREF 输出时钟信号。JESD204B/C 接口的 SYSREF 信号可以在内部生成,也可以作为输入传入,并重新与器件时钟同步。高频时钟输入路径和各个时钟输出路径上具有无噪声延迟调节,可确保多通道系统中的时钟具有低偏移。对于数据转换器时钟应用,务必使时钟的抖动小于数据转换器的孔径抖动。在需要对 4 个以上数据转换器进行时钟控制的应用中,可以使用多个器件开发各种级联架构,用于分配所需的所有高频时钟和 SYSREF 信号。该器件可与超低噪声基准时钟源相结合,是时钟控制型数据转换器的典型设计,尤其是在 3GHz 以上采样时。