ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
| 寄存器地址 | 位 | 字段 | 功能 | BUFFER | 分频器 | 倍频器 |
|---|---|---|---|---|---|---|
|
R27 |
2:0 |
CLK_MUX |
选择模式 |
1 |
2 |
3 |
|
R27 |
5:3 |
CLK_DIV/CLK_MULT |
选择分频值或倍频值 |
x |
CLK_DIV 0x1 = ÷2 0x2 = ÷3 0x3 = ÷4 0x4 = ÷5 0x5 = ÷6 0x6 = ÷7 0x7 = ÷8 |
CLK_MULT 0x2 = x2 0x3 = x3 0x4 = x4 0x5 = x5 0x6 = x6 0x7 = x7 0x8 = x8 |
|
R26 |
0 |
SMCLK_EN | 启用状态机时钟发生器 |
x |
x |
1 |
|
R26 |
4:1 |
SMCLK_DIV_PRE | 为状态机时钟设置预分频器 |
x |
x |
状态机时钟的预时钟分频器 0x2 = ÷2 0x4 = ÷4 0x8 = ÷8 |
|
R26 |
7:5 |
SMCLK_DIV | 设置状态机时钟分频器 |
x |
x |
其他 SMCLK 分频器必须保持输出频率 ≤ 30MHz。 0x0 = ÷1 0x1 = ÷2 0x2 = ÷4 0x3 = ÷8 0x4 = ÷16 0x5 = ÷32 0x6 = ÷64 0x7 = ÷128 |
|
R0 |
全部 |
校准倍频器 |
校准基于 PLL 的倍频器 |
x |
x |
写入 R0 以校准倍频器 |