ZHCSXO2
December 2024
LMX1205
ADVANCE INFORMATION
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
时序要求
5.7
时序图
5.8
典型特性
6
详细说明
6.1
概述
6.1.1
分频器和倍频器范围
6.2
功能方框图
6.3
特性说明
6.3.1
上电复位
6.3.2
温度传感器
6.3.3
时钟输入
6.3.3.1
时钟输入可调节延迟
6.3.4
时钟输出
6.3.4.1
时钟输出缓冲器
6.3.4.2
时钟输出可调节延迟
6.3.4.3
时钟多路复用器
6.3.4.4
时钟分频器
6.3.4.5
时钟倍频器
6.3.4.5.1
有关时钟倍频器的一般信息
6.3.4.5.2
时钟倍频器的状态机时钟
6.3.4.5.2.1
状态机时钟
6.3.4.5.3
时钟倍频器校准
6.3.4.5.4
时钟倍频器锁定检测
6.3.5
LOGICLK 输出
6.3.5.1
LOGICLK 输出格式
6.3.5.2
LOGICLK 分频器
6.3.6
SYSREF
6.3.6.1
SYSREF 输出缓冲器
6.3.6.1.1
主时钟的 SYSREF 输出缓冲器 (SYSREFOUT)
6.3.6.1.2
LOGISYSREF 输出缓冲器
6.3.6.1.3
SYSREF 频率和延迟生成
6.3.6.1.4
SYSREFREQ 引脚和 SYSREFREQ SPI 控制字段
6.3.6.1.4.1
SYSREFREQ 引脚共模电压
6.3.6.1.4.2
SYSREFREQ 窗口化特性
6.3.6.1.4.2.1
SYSREF 窗口化操作的一般过程流程图
6.3.6.1.4.2.2
有关 SYSREF 窗口化的其他指导
6.3.6.1.4.2.3
用于无干扰输出
6.3.6.1.4.2.4
如果使用 SYNC 特性
6.3.6.1.4.2.5
SYNC 功能
6.3.7
上电时序
6.3.8
处理未使用的引脚
6.4
器件功能模式配置
7
寄存器映射
7.1
器件寄存器
8
应用和实施
8.1
参考
8.1.1
典型应用
8.1.1.1
设计要求
8.1.1.2
详细设计过程
8.1.1.3
应用曲线图
8.2
电源相关建议
8.3
布局
8.3.1
布局指南
8.3.2
布局示例
9
器件和文档支持
9.1
器件支持
9.2
文档支持
9.2.1
相关文档
9.3
接收文档更新通知
9.4
支持资源
9.5
商标
9.6
静电放电警告
9.7
术语表
10
修订历史记录
11
机械、封装和可订购信息
5.7
时序图
图 5-1
串行数据输入时序图
在 SPI 上写入时,还有其他几个注意事项:
R/W 位必须设置为 0。
SDI 引脚上的数据在 SCK 引脚的每个上升沿被时钟输入到移位寄存器中。
CS# 必须保持低电平,才能对数据进行时钟输入。如果 CS# 保持高电平,器件将忽略时钟脉冲。
该器件的建议 SPI 设置为 CPOL=0 和 CPHA=0。
如果在器件之间共享 SCK 和 SDI 线路,TI 建议在不进行时钟输入的器件上将 CS# 线路保持高电平。
SPI 回读还有其他几个注意事项:
R/W 位必须设置为 1。
对于事务的地址部分,MUXOUT 引脚保持为三态。
MUXOUT 上的数据在 SCK 的下降沿随时钟输出。也就是说,在时钟下降沿后的 t
CD
时,MUXOUT 引脚将提供回读数据。
始终忽略 SDI 线路上转换的数据部分。
MUXOUT 引脚在回读事务期间自动启用;回读活动结束后,则自动进入三态。MUXOUT 引脚在倍频器模式下具有双重功能,因为倍频器锁定状态也会在 MUXOUT 引脚上指示。当与其他器件共享 SPI 总线回读引脚时,如果在倍频器模式下需要回读,请确保设置 LD_DIS=1。
若 READBACK_CTRL 设置为 0,即使是 R/W 位的回读值也并不总是写入的值,而是考虑了编程值以及其他因素(例如引脚状态)的内部器件状态。