ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
LOGICLK_DIV_PRE 分频器、LOGICLK_DIV 和 LOGICLK2_DIV 分频器用于 LOGICLK 输出。必须使用 LOGICLK_DIV_PRE 分频器进行分频,以确保 LOGICLK_DIV 分频器的输入为 3.2GHz 或更低。LOGICLK2_DIV 是一个附加分频器,用于生成 LOGICLKOUT1 输出。当 LOGICLK_DIV 不是偶数且未被旁路时,占空比将不是 50%。所有 LOGICLK 分频器均通过 SYNC 功能进行同步,从而在多个器件之间实现同步。
| fCLKIN (MHz) | LOGICLK_DIV_PRE | LOGICLK_DIV | LOGICLK2_DIV | LOGICLKOUT0 总分频范围 | LOGICLKOUT1 总分频范围 |
|---|---|---|---|---|---|
| fCLKIN ≤ 3.2GHz | ÷1、2、4 | ÷1、2、3、…1023 | ÷1、2、4、8 | [1、2、...1023][2、4、...2046][4、8、...4092] | [1、2、...32736] |
| 3.2GHz < fCLKIN ≤ 6.4GHz | ÷2、4 | ÷1、2、3、…1023 | ÷1、2、4、8 | [2、4、...2046][4、8、...4092] | [2、4、...32736] |
| fCLKIN > 6.4GHz | ÷4 | 1、2、3、…1023 | ÷1、2、4、8 | [4、8、...4092] | [4、8、...32736] |