ZHCSW30 April 2024 BQ25770G
PRODUCTION DATA
当通过配置 CMPIN_TR_SELECT=0b 将 CMPIN_TR 引脚多路复用为独立比较器输入时,比较器输出为低电平有效,并可以通过设置 EN_CMP_LATCH=1b 来锁存输出。主机可以通过切换 EN_CMP_LATCH 位来清除比较器输出。比较器极性通过 CMP_POL 位确定;比较器输出抗尖峰脉冲时间通过 CMP_DEG 位进行调整。极性为高电平 (CMP_POL = 1b) 时,没有内部迟滞,用户可以放置两个电阻(RCMP1 和 RCMP2)从外部对迟滞进行编程(参考图 7-3)。极性为低电平 (CMP_POL = 0b) 时,内部迟滞为 100mV 固定值。
比较器有一个专用的强制转换器关闭保护功能可由外部系统电路进行触发。要启用该功能,请设置 FRC_CONV_OFF=1b。然后,当比较器输出为低电平时,转换器将关闭,FAULT_FRC_CONV_OFF 将设置为 1b,CHRG_OK 引脚将被拉至低电平以通知主机 EC。当比较器输出恢复为高电平时,FAULT_FRC_OFF 位被清除并且转换器自动恢复开关操作。移除适配器后,应清除一次转换器关闭故障,如果比较器仍被触发为低电平,则应再次触发该故障以使转换器保持禁用状态。
无论 CMPIN_TR 引脚功能选择如何,它始终具有专用的 ADC 通道,可以通过设置 EN_ADC_CMPIN=1b 来启用该通道。
在仅电池低功耗模式 (EN_LWPWR=1b) 下,有一个专用的用户寄存器位 EN_LWPWR_CMP 用于启用具有最低静态电流消耗的独立比较器。当 EN_LWPWR_CMP=1b 时,会启用独立比较器。