ZHCSUF1D January 2024 – July 2025 TPS7H3014-SEP , TPS7H3014-SP
PRODUCTION DATA
如果系统首选无延迟,则可以将引脚 (DLY_TMR) 保持悬空。当首选无延迟时,在定序上电期间,在 VOUTx 超过 VONx 和 ENx+1 变为高电平之间,会观察到 6.5μs(最大值)的固有传播延迟。当 VOUTx 超过 VOFFx 且 ENx–1 被强制为低电平时,在定序下电期间也会观察到传播延迟。SEQ_DONE 和 PWRGD 在定序上电期间 VOUT4 > VON4 时也具有此传播延迟。在定序下电期间,当 VOUT1 < VOFF1 时,SEQ_DONE 将在传播延迟后变为低电平,而当命令定序下电时,PWRGD 将在传播延迟后变为低电平。图 8-8 以蓝色显示传播延迟(tpd_ENx、tpd_SEQ_DONE、tpd_PWRGD),以橙色显示编程延迟 (tDLY_TMR)。DLY_TMR 电阻器可以使用 方程式 15 或 方程式 16 来选择。图 8-9 和 图 8-10 显示了 DLY_TMR 电阻器和延迟时间之间的线性趋势。
如果 tDLY_TMR 介于 0.268ms 和 12.5ms 之间,请使用:
如果 tDLY_TMR 大于 12.5ms,请使用:
表 8-1 显示了不同延迟时间的标称电阻器值。
| tDLY_TMR (ms) | RDLY_TMR (kΩ) |
|---|---|
| 0.268 | 10.5 |
| 12.5 | 619 |
| 23.37 | 1180 |