ZHCSUF1D January   2024  – July 2025 TPS7H3014-SEP , TPS7H3014-SP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件选项
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 质量合格检验
    8. 6.8 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输入电压 (IN),VLDO 和 REFCAP
        1. 8.3.1.1 欠压锁定 (VPOR_IN < VIN < UVLO)
        2. 8.3.1.2 上电复位 (VIN < VPOR_IN)
      2. 8.3.2 SENSEx 输入
        1. 8.3.2.1 VTH_SENSEX 和 VONx
        2. 8.3.2.2 IHYS_SENSEx 和 VOFFx
        3. 8.3.2.3 顶部和底部电阻分压器设计公式
      3. 8.3.3 输出级(ENx、SEQ_DONE、PWRGD、PULL_UP1 和 PULL_UP2)
      4. 8.3.4 用户可编程 TIMERS
        1. 8.3.4.1 DLY_TMR
        2. 8.3.4.2 REG_TMR
      5. 8.3.5 UP 和 DOWN
      6. 8.3.6 FAULT
      7. 8.3.7 状态机
    4. 8.4 菊花链
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 自包含 – 定序上电和下电
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1 输入电源和去耦电容器
          2. 9.2.1.2.2 UP 和 DOWN 阈值
          3. 9.2.1.2.3 SENSEx 阈值
        3. 9.2.1.3 应用曲线
      2. 9.2.2 负电压轨定序
        1. 9.2.2.1 负电压设计公式
    3. 9.3 外部感应系统复位
    4. 9.4 电源相关建议
    5. 9.5 布局
      1. 9.5.1 布局指南
      2. 9.5.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

DLY_TMR

TPS7H3014 具有可调节时间延迟。DLY_TMR 引脚和 GND 之间连接的单个电阻器将对延迟进行编程。对于 268μs23.63ms 的延迟,可能的电阻器 (RDLY) 值相应介于 10.5kΩ 和 1.18MΩ 之间。在定序上电期间,在受监控的电压超过“接通”电压 (VOUTx > VONx) 后,此延迟会使 ENx+1、SEQ_DONE 和 PWRGD 在用户编程的时间内保持在低电平。在定序下电期间,在受监控电压超过“关断”电压 (VOUTx < VOFFx) 后,ENx–1 和 SEQ_DONE 在编程的延迟时间内保持高电平。
注: 在定序下电期间,PWRGD 在 VDOWN < VTH_DOWN 后立即变为低电平。

如果系统首选无延迟,则可以将引脚 (DLY_TMR) 保持悬空。当首选无延迟时,在定序上电期间,在 VOUTx 超过 VONx 和 ENx+1 变为高电平之间,会观察到 6.5μs(最大值)的固有传播延迟。当 VOUTx 超过 VOFFx 且 ENx–1 被强制为低电平时,在定序下电期间也会观察到传播延迟。SEQ_DONE 和 PWRGD 在定序上电期间 VOUT4 > VON4 时也具有此传播延迟。在定序下电期间,当 VOUT1 < VOFF1 时,SEQ_DONE 将在传播延迟后变为低电平,而当命令定序下电时,PWRGD 将在传播延迟后变为低电平。图 8-8 以蓝色显示传播延迟(tpd_ENx、tpd_SEQ_DONE、tpd_PWRGD),以橙色显示编程延迟 (tDLY_TMR)。DLY_TMR 电阻器可以使用 方程式 15方程式 16 来选择。图 8-9图 8-10 显示了 DLY_TMR 电阻器和延迟时间之间的线性趋势。

如果 tDLY_TMR 介于 0.268ms 和 12.5ms 之间,请使用:

方程式 15. R D L Y _ T M R ( k ) = 49.75 × t D L Y _ T M R   ( m s ) - 2.832

如果 tDLY_TMR 大于 12.5ms,请使用:

方程式 16. R D L Y _ T M R ( k ) = 51.61 × t D L Y _ T M R   ( m s ) - 26.12

表 8-1 显示了不同延迟时间的标称电阻器值。

表 8-1 典型 DLY_TMR 电阻器
tDLY_TMR (ms) RDLY_TMR (kΩ)
0.268 10.5
12.5 619
23.37 1180
TPS7H3014-SP TPS7H3014-SEP RDLY_TMR 与 tDLY_TMR 间从 0.268ms 至 12.5ms 的关系图 8-9 RDLY_TMR 与 tDLY_TMR 间从 0.268ms 至 12.5ms 的关系
TPS7H3014-SP TPS7H3014-SEP RDLY_TMR 与 tDLY_TMR 间从 12.5ms 至 23.37ms 的关系图 8-10 RDLY_TMR 与 tDLY_TMR 间从 12.5ms 至 23.37ms 的关系