ZHCSUF1D January 2024 – July 2025 TPS7H3014-SEP , TPS7H3014-SP
PRODUCTION DATA
输出级(EN1 至 EN4),SEQ_DONE 和 PWRGD 为推挽高电平有效类型。推挽输出的上拉电压由用户从外部提供。PULL_UP1(输入)是所有 ENx 输出(EN1 至 EN4)的上拉电压域,而 PULL_UP2(输入)是 SEQ_DONE 和 PWRGD 输出的上拉电压域。
每个输出级由一对 PMOS/NMOS (CMOS) 组成。当 VPULL_UPx > 3.3V 时,每个桥臂的输出电阻典型值为 7Ω。PULL_UP1 和 PULL_UP2 的电压范围为 1.6V 至 7V,可以独立偏置或连接到同一电压轨,但两者都可以偏置。PMOS 桥臂的输出电阻与 PULL_UPx 电压相关。PULL_UPx 电压越低,PMOS 电阻越高。
当 VIN < VPOR_IN 且 VPULL_UPx > VPOR_PULL_UPx(最大值为 1.4V)时,输出将处于已知的下拉状态。在这种情况下,当器件将 100μA 的电流灌入输出时,输出的灌电流能力会下降,且 VOL ≤ 320mV:
一旦输入电压范围在 3V 至 14V 的建议输入电压范围内,每个输出将具有 ±10mA 的全强度能力。