ZHCSQZ2 November   2025 LM65680

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 相关产品
  6. 引脚配置和功能
    1. 5.1 可润湿侧翼
    2. 5.2 针对间隙和 FMEA 进行引脚排列设计
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性描述
      1. 7.3.1  输入电压范围(VIN1、VIN2)
      2. 7.3.2  高压偏置电源子稳压器(VCC、BIAS)
      3. 7.3.3  精度使能和可调节电压 UVLO (EN/UVLO)
      4. 7.3.4  输出电压设定点(FB、BIAS)
      5. 7.3.5  开关频率 (RT)
      6. 7.3.6  模式选择和时钟同步 (MODE/SYNC)
        1. 7.3.6.1 时钟同步
        2. 7.3.6.2 时钟锁定
      7. 7.3.7  设备配置 (CNFG/SYNCOUT)
      8. 7.3.8  双随机展频 (DRSS)
      9. 7.3.9  高侧 MOSFET 和栅极驱动 (BST)
      10. 7.3.10 可配置软启动 (SS)
        1. 7.3.10.1 从压降中恢复
      11. 7.3.11 保护功能
        1. 7.3.11.1 电源正常监视器 (PG)
        2. 7.3.11.2 过流和短路保护
        3. 7.3.11.3 断续模式保护
        4. 7.3.11.4 热关断
      12. 7.3.12 两相单输出运行
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 工作模式
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 动力总成元件
        1. 8.1.1.1 降压电感器
        2. 8.1.1.2 输出电容器
        3. 8.1.1.3 输入电容器
        4. 8.1.1.4 EMI 滤波器
      2. 8.1.2 误差放大器和补偿
      3. 8.1.3 最高环境温度
        1. 8.1.3.1 降额曲线
    2. 8.2 典型应用
      1. 8.2.1 设计 1 — 具有宽输入电压范围和高效率的 5V、8A 同步降压稳压器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1  使用 WEBENCH® 工具创建定制设计方案
          2. 8.2.1.2.2  选择开关频率
          3. 8.2.1.2.3  降压电感器选择
          4. 8.2.1.2.4  输入电容器选型
          5. 8.2.1.2.5  输出电容器
          6. 8.2.1.2.6  输出电压设定点
          7. 8.2.1.2.7  补偿器件
          8. 8.2.1.2.8  设置输入电压 UVLO
          9. 8.2.1.2.9  减轻 EMI、RDRSS
          10. 8.2.1.2.10 自举电容器,CBST
        3. 8.2.1.3 应用曲线
      2.      设计 2 – 高效率 48V 至 12V 400kHz 同步降压稳压器
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 降压电感器选择
          2. 8.2.2.2.2 输入电容器选型
          3. 8.2.2.2.3 输出电容器
          4. 8.2.2.2.4 输出电压设定点
          5. 8.2.2.2.5 补偿器件
          6. 8.2.2.2.6 前馈电容器
          7. 8.2.2.2.7 软启动电容器
        3. 8.2.2.3 应用曲线
    3. 8.3 最佳设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 热设计和布局
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
    2. 9.2 文档支持
      1. 9.2.1 相关文档
        1. 9.2.1.1 低 EMI 设计资源
        2. 9.2.1.2 热设计资源
        3. 9.2.1.3 多相位设计资源
        4. 9.2.1.4 PCB 布局资源
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

电气特性

典型值条件为 TJ = 25°C。最小和最大限值适用条件 TJ = –40°C 至 150°C(除非另有说明)。
参数 测试条件 最小值 典型值 最大值 单位
输入电源 (VIN)
VINUVLO(R) VIN UVLO 上升阈值电压 VIN 上升(启动所需) 3.25 3.4 3.5 V
VINUVLO(F) VIN UVLO 下降阈值电压 VIN 下降(运行后) 2.5 2.55 V
VINUVLO(H) VIN UVLO 磁滞电压 0.9 V
IVIN VIN 休眠静态电流,内部 COMP,无开关  VIN = 48V,VBIAS = 5V + 2%,CNFG 短接至 VCC,TJ = 25℃, 0.9 1.4 µA
IBIAS(FIX-3.3V) BIAS 静态电流,固定 3.3V 输出,内部 COMP,无开关 VBIAS = 3.3V + 2%,CNFG 短接至 VCC,自动模式,TJ = 25°C 8 10 µA
IQ(FIX-3.3V) VIN 休眠静态电流,固定 3.3V 输出,内部 COMP,无开关 VIN = 24V,VBIAS = 3.3V + 2%,CNFG 短接至 VCC,TJ = 25℃,自动模式 2.1 2.7 µA
TJ = 125℃  2.1 6.4 µA
IBIAS(FIX-5V) BIAS 静态电流,固定 5V 输出,内部 COMP,无开关 VBIAS = 5V + 2%,CNFG 短接至 VCC,自动模式,TJ = 25°C 9 12 µA
IQ(FIX-5V) 总 VIN 休眠静态电流,固定 5V 输出,内部 COMP,无开关 VIN = 48V,VBIAS = 5V + 2%,CNFG 短接至 VCC,TJ = 25°C,自动模式 1.8 2.4 µA
TJ = 125℃  1.8 5.8 µA
IBIAS(ADJ-3.3V) BIAS 静态电流,可调 3.3V 输出,内部 COMP,无开关 VFB = 0.8V + 2%,CNFG 短接至 VCC,自动模式,TJ = 25°C 6.8 8.1 µA
IQ(ADJ-3.3V) 总 VIN 休眠静态电流,可调 3.3V 输出,内部 COMP,无开关 VIN = 24V,VFB = 0.8V + 2%,CNFG 短接至 VCC,自动模式,TJ = 25°C 1.9 2.5 µA
IBIAS(ADJ-3.3V-EXT) BIAS 静态电流,可调 3.3V 输出,外部 COMP,无开关 VFB = 0.8V + 2%,RCNFG = 49.9kΩ,自动模式,TJ = 25°C  37 44 µA
IQ(ADJ-3.3V-EXT) 总 VIN 休眠静态电流,可调 3.3V 输出,外部 COMP,无开关 VIN = 24V,VFB = 0.8V + 2%,RCNFG = 49.9kΩ,自动模式,TJ = 25°C 6 7.4 µA
IQ-SHD VIN 关断静态电流 VIN = 48V,VEN/UVLO = 0V,TJ = 25℃ 0.8 1.2 µA
VIN = 48V,VEN/UVLO = 0V,TJ = 125°C 0.8 1.8 µA
精密使能端 (EN/UVLO)
VEN-TH(R) EN/UVLO 上升阈值 VEN/UVLO 上升 1.15 1.25 1.35 V
VEN-TH(F) EN/UVLO 下降阈值  VEN/UVLO 下降 0.9 1 1.1 V
VEN-HYS EN/UVLO 磁滞  0.25 V
VEN-HYS% EN/UVLO 磁滞与上升阈值之比 VEN-HYS/VEN-TH(R) 18 20 22 %
IEN-LKG 使能输入漏电流 EN/UVLO 短接至 VIN 0.16 3.5 µA
内部 LDO (VCC)
VVCC1 VCC 稳压电压 3.4V ≤ VIN ≤ 65V,VBIAS = 0V 3.3 V
VVCC2 3.4V ≤ VBIAS ≤ 30V 3.2 V
VBIAS(ON) BIAS 切换上升阈值(VIN 至 BIAS) VBIAS 上升 3.175 3.25 V
VBIAS(OFF) BIAS 切换下降阈值(BIAS 至 VIN) VBIAS 下降 3 3.05 V
VVCC-UVLO(R) VCC UVLO 上升阈值 IVCC = 0A  3.27 3.4 3.5 V
VVCC-UVLO(F) VCC UVLO 下降阈值 IVCC = 0A  2.5 V
基准电压 (FB)
VFB1 反馈基准电压,外部 COMP FPWM 模式,RCNFG = 49.9kΩ 0.792 0.8 0.808 V
VFB2 反馈基准电压,内部 COMP FPWM 模式、CNFG 短接至 VCC 0.792 0.8 0.808 V
IFB-LKG 反馈引脚输入漏电流 VFB = 0.8V,可调 VOUT 设置 1.8 90 nA
固定输出电压 (BIAS)
VOUT-3.3V-INT 3.3V 固定输出电压,内部 COMP FB 短接至 VCC,CNFG 短接至 GND 3.267 3.3 3.337 V
VOUT-3.3V-EXT 3.3V 固定输出电压,外部 COMP FB 短接至 GND,RCNFG = 49.9kΩ 3.267 3.3 3.337 V
VOUT-5V-INT 5V 固定输出电压,内部 COMP FB 短接至 VCC,CNFG 短接至 VCC 4.94 5 5.06 V
VOUT-5V-EXT 5V 固定输出电压,外部 COMP FB 短接至 VCC,RCNFG = 49.9kΩ 4.94 5 5.06 V
软启动 (SS)
tEN-SW 使能高电平到开关延迟开始 VFB = VRT = VMODE = GND,VBIAS = VOUT 1.9 2.5 3.1 ms
tSS 内部固定软启动时间 从第一个 SW 脉冲到 90% VFB 设定点的时间 2.9 5.3 8.1 ms
ISS SS 充电电流 VSS = 0V 20 µA
RSS SS 放电电阻 VEN/UVLO = 0V 7 Ω
误差放大器 (COMP)
gm EA 跨导 VCOMP = 0.8V,VFB = 0.8V ±5% 1 mS
VCOMP-EXT(h-clamp) 外部 COMP – 高钳位电压 VFB = 0V,可调 VOUT 设置 1.056 V
功率级 (SW)
RDS(on)HS 高侧 FET 导通状态电阻 ISW = 500mA,VBST – VSW = 3.3V 42 mΩ
RDS(on)LS 低侧 FET 导通状态电阻 23 mΩ
tON(min) 最短导通时间(1)  IOUT = 2A,RRT = 6.81kΩ 36 48 ns
tOFF(min) 最短关断时间 VIN = 4V,FSW = 2.2MHz 82 118 ns
tON(max) 最大导通时间 FSW = 300kHz 13.3 µs
电流限值和断续模式
IHS-LIM1 高侧峰值电流限值,8A 选项 占空比接近 0% 10.7 12.5 13.7 A
ILS-LIM1 低侧谷值电流限值,8A 选项 8.5 9.9 10.9 A
IL-PK1(AUTO-minD) 最小占空比下的自动模式峰值电感器电流,8A 选项 tON ≤ 100ns 1.9 3 4.1 A
IL-PK1(AUTO-maxD) 最大占空比下的自动模式峰值电感器电流,8A 选项 tON ≥ 1µs 1.1 A
IHS-LIM2 高侧峰值电流限值,6A 选项 占空比接近 0% 8.2 9.5 10.6 A
ILS-LIM2 低侧谷值电流限值,6A 选项 6.6 7.4 8.2 A
IL-PK2(AUTO-minD) 最小占空比下的自动模式峰值电感器电流,6A 选项 tON ≤ 100ns 1.1 1.9 2.8 A
IL-PK2(AUTO-maxD) 最大占空比下的自动模式峰值电感器电流,6A 选项 tON ≥ 1µs 0.95 A
IHS-LIM3 高侧峰值电流限值,4A 选项 占空比接近 0% 5.9 7 8 A
ILS-LIM3 低侧谷值电流限值,4A 选项 4.2 5.4 6.3 A
IL-PK3(AUTO-minD) 最小占空比下的自动模式峰值电感器电流,4A 选项 tON ≤ 100ns 1 1.8 2.7 A
IL-PK3(AUTO-maxD) 最大占空比下的自动模式峰值电感器电流,4A 选项 tON ≥ 1µs 0.65 A
ILS-NEG-LIM 低侧负电流限值 灌电流限值,FPWM 模式 -9.6 -6.9 -4.9 A
IL-ZC 过零阈值 自动模式 100 mA
VHIC FB 电压断续阈值 软启动后低侧 FET 导通时间 > 165ns 0.32 V
tHICDLY 断续模式激活延迟 64 周期
tHIC 断续模式持续时间 内部软启动 48 ms
电源正常 (PG)
VPG-OV(R) PG OV 上升阈值 FB 电压(可调输出)或偏置电压(固定输出)百分比 103 105 107 %
VPG-OV(F) PG OV 下降阈值 101 104 106 %
VPG-UV(R) PG UV 上升阈值 94 96 98.5 %
VPG-UV(F) PG UV 下降阈值 92.5 95 97 %
tPG-DEGLITCH(R) PG 上升沿的抗尖峰脉冲滤波器延迟 1.2 2 3 ms
tPG-DEGLITCH(F) PG 下降沿的抗尖峰脉冲滤波器延迟 55 130 175 µs
VIN(PG-VALID) 有效 PG 输出的最小 VIN VPG(OL) < 0.4V,RPG = 49.9kΩ,VPG = 5V 1.25 V
VPG(OL) PG 低电平状态电压 IPG = 1mA,VIN = 1.25V 0.4 V
RPG(on) PG 导通电阻 IPG = 1mA 51 110 Ω
开关频率 (RT)
fSW1 开关频率 RT 连接至 PGND 1.98 2.2 2.42 MHz
RRT = 6.81kΩ ±1% 1.98 2.2 2.42 MHz
fSW2 RRT = 15.8kΩ ±1% 900 1000 1100 kHz
fSW3 RRT = 40.2kΩ ±1% 360 400 440 kHz
RT 短接至 VCC 360 400 440 kHz
同步(MODE/SYNC)
VSYNC(IL) SYNC 输入低电平阈值 0.45 V
VSYNC(IH) SYNC 输入高电平阈值 1.3 V
VSYNCOUT(OL) SYNCOUT 输出低电平阈值 ISYNCOUT = 2mA 0.4 V
VSYNCOUT(OH) SYNCOUT 输出高电平阈值 ISYNCOUT = -2mA 2.4 V
fSYNC-RANGE1 针对设定 2.2MHz 的同步频率范围 RRT = 6.81kΩ ±1% 1.76 2.64 MHz
fSYNC-RANGE2 针对设定 300kHz 的同步频率范围 RRT = 54.2kΩ ±1% 240 360 kHz
tSYNC-LOW(min) 外部同步信号的最小低脉冲宽度 80 ns
tSYNC-HIGH(min) 外部同步信号的最小高脉冲宽度 80 ns
tSYNC-SW-DLY SYNC 到 SW 延迟时间 (1) -22 22 ns
tMODE-DLY 模式更改延迟时间(1) 20 µs
双随机展频 (DRSS/MCOMM)
ΔfSS-LF 低频三角展频调制范围 DRSS/MCOMM 开路 17 %
fm-LF 三角调制频率 DRSS/MCOMM 开路 3.6 6 8.4 kHz
ΔfSS-HF 高频假随机展频调制范围 DRSS/MCOMM 开路 2 %
热关断
TSHD 热关断(1) 关断阈值 155 165 177 ºC
恢复阈值 156 ºC
根据设计确定。