ZHCAG06 November   2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1

 

  1.   1
  2.   摘要
  3.   如何使用本文档
  4.   商标
  5. 1数字音频格式
    1. 1.1 I2S
    2. 1.2 TDM
  6. 2McASP 概览
  7. 3AM62x 器件的 McASP 连接
    1. 3.1 McASP 常见配置
      1. 3.1.1 McASP 作为时钟控制器
        1. 3.1.1.1 使用 AUDIO_EXT_REFCLK AHCLK 源生成的时钟
      2. 3.1.2 McASP 作为时钟外设
  8. 4McASP 布局注意事项
    1. 4.1 与引导模式逻辑共享的 McASP 信号
    2. 4.2 单时钟域中多个器件的 McASP 拓扑
  9. 5McASP 实际示例
    1. 5.1 对两个时钟域使用 AUDIO_EXT_REFCLK 的音频播放
    2. 5.2 使用外部时钟源及 McASP 同步模式进行音频播放
  10. 6音频系统设计要点
  11. 7参考资料

McASP 常见配置

McASP 位时钟 (ACLK) 和帧同步 (AFS) 均为双向,因此 McASP 可以是时钟控制器或时钟外设。以下各节详细介绍了每种时钟配置的全部可用选项。

表 3-2 列出了配置 McASP 的常见用例。AM62x SoC 具有许多选项,用来生成、提供和接收音频数据帧格式的时钟。

注: 对于位时钟和帧同步,内部生成是指在 McASP 时钟控制器应用的 SoC 级别输出的内部基准信号,而外部生成则意味着对于 McASP 时钟外设应用,这些信号将配置为 SoC 级别的输入。
表 3-1 McASP 用例矩阵
说明 AHCLK 位时钟 帧同步 McASP 示例
带有内部音频 PLL 基准的 McASP 时钟控制器 AM62x 器件不具备用于生成音频位时钟和帧同步频率的内部音频 PLL 基准。
具备外部 AUXCLK 基准的 McASP 时钟控制器 AM62x 器件不提供将外部时钟源路由至 McASP AUXCLK 的选项
具备外部 AHCLK 基准的 McASP 时钟控制器 外部生成 内部生成 内部生成 节 3.1.1.1 图 5-1
McASP 时钟外设 外部生成 外部生成 节 3.1.2 图 5-2

图 3-2 展示了可用选项的更详细视图。

 McASP 详细概览图 3-2 McASP 详细概览