ZHCAFB5A February 2025 – May 2025 AM2612 , AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1 , AM263P2 , AM263P2-Q1 , AM263P4 , AM263P4-Q1
SOP 引导模式锁存时序请参阅表 2-3。需要注意的参数包括:
虽然需要作为电源时序的一部分进行检查,但务必强调 SOP 引导模式引脚锁存时序的重要性。
还有另一个方法可以检查这些关键信号的时序。当器件电源管理单元 (PMU) 提供 VDD_OK 信号时,SOP 引脚锁存在 AM26x 的内部电路中。所有器件电源均已斜升并稳定后,就会生成 VDD_OK。最后一个斜升并因此触发 VDD_OK 的电源是 VDDA18,即 1.8V 模拟 LDO 电源。PORz 释放后,VDDA18 便会斜升。因此,锁存引导模式引脚的关键顺序如下:
尽管没有显式器件引脚信号可用于探测和指示何时采样 SOP 引脚状态以锁存 AM26x 引导模式,但可以监控 VDDA18 斜升以找到该点。生成 VDD_OK 信号后,AM26x 器件引导的时间为 2-6ms。引导的最后一个点是 WARMRSTn 信号释放,此时会锁存引导模式,SOP 引脚无需保持状态,并可立即进行更改。