ZHCAFB5A February   2025  – May 2025 AM2612 , AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1 , AM263P2 , AM263P2-Q1 , AM263P4 , AM263P4-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2电源网检查
    1. 2.1 验证 AM26x 电源轨电压电平是否适当
    2. 2.2 验证最大电流负载
    3. 2.3 AM26x 电源序列
    4. 2.4 AM26x 电源拓扑参考
  6. 3器件引导状态
    1. 3.1 AM26x SOP 引脚状态
    2. 3.2 SOP 引导模式锁存时序
    3. 3.3 AM26x SOP 引脚隔离
  7. 4验证 UART 输出
    1. 4.1 配置 AM26x 以进行 UART 引导
    2. 4.2 配置主机 PC 以进行 UART 引导验证
  8. 5验证 JTAG 连接
    1. 5.1 配置 AM26x 用于 JTAG
    2. 5.2 配置主机 PC 以进行 JTAG 调试
    3. 5.3 测试 JTAG 连接
    4. 5.4 连接到 AM26x R5F 内核
  9. 6加载和执行代码示例
    1. 6.1 导入、构建和加载工程
  10. 7总结
  11. 8参考资料
  12. 9修订历史记录

SOP 引导模式锁存时序

SOP 引导模式锁存时序请参阅表 2-3。需要注意的参数包括:

  • tSOP_Sampled
  • tSU_SOP
  • tH_SOP
  • tWARMRSTn

虽然需要作为电源时序的一部分进行检查,但务必强调 SOP 引导模式引脚锁存时序的重要性。

还有另一个方法可以检查这些关键信号的时序。当器件电源管理单元 (PMU) 提供 VDD_OK 信号时,SOP 引脚锁存在 AM26x 的内部电路中。所有器件电源均已斜升并稳定后,就会生成 VDD_OK。最后一个斜升并因此触发 VDD_OK 的电源是 VDDA18,即 1.8V 模拟 LDO 电源。PORz 释放后,VDDA18 便会斜升。因此,锁存引导模式引脚的关键顺序如下:

  1. PORz 释放,变为高电平
  2. 1.8V 模拟 LDO (VDDA18) 电源斜升
  3. VDD_OK 信号触发
  4. 采样 SOP 引脚状态

尽管没有显式器件引脚信号可用于探测和指示何时采样 SOP 引脚状态以锁存 AM26x 引导模式,但可以监控 VDDA18 斜升以找到该点。生成 VDD_OK 信号后,AM26x 器件引导的时间为 2-6ms。引导的最后一个点是 WARMRSTn 信号释放,此时会锁存引导模式,SOP 引脚无需保持状态,并可立即进行更改。