ZHCADU2A February   2024  – January 2025 LMK5B33216 , LMK5B33414

 

  1.   1
  2.   摘要
  3.   商标
  4. 1800G 市场趋势
  5. 2用于 112G 和 224G PAM4 串行器/解串器应用的 LMK5B33216
  6. 3LMK5B33216 概述
  7. 4LMK5B33216 性能
    1. 4.1 RMS 抖动
    2. 4.2 BAW 技术
    3. 4.3 相位噪声曲线
  8. 5LMK5B33216 特性
    1. 5.1 频率和相位调整
    2. 5.2 输入基准切换
    3. 5.3 保持
    4. 5.4 零延迟模式
  9. 6总结
  10. 7参考资料
  11. 8修订历史记录

保持

DPLL 基准时钟变得不可用时,会发生保持,如图 5-4所示。在保持期间,由 DPLL 调优字历史记录设置 APLL 分子,这个历史记录决定了进入保持模式时输出频率的精度 - 进入保持模式时发生的任何错误都视为短期保持模式错误。调优字历史记录可以配置为累积的平均基准相位历史记录、用户指定的值或最后一个 APLL 分子值。

外部振荡器(提供给 XO 输入)的质量决定了输出频率的长期频率稳定性和精度。随着时间的推移,温度波动会影响输出时钟的频率精度。因此,在 XO、TCXO 或 OCXO 之间进行选择主要取决于系统的长期保持要求。

 保持功能图 5-4 保持功能
在 DPLL 基准 (INx) 丢失时,器件会检测到基准故障。
DPLL 进入保持状态,输出保持锁相或锁频,频率增量很小。
输出频率漂移;长期保持稳定性基于 XO/TCXO/OCXO 输入精度。

对于需要在长期保持期间进行输出频率校正的应用,可以通过软件调整 APLL DCO 来校正输出频率,从而补偿温度变化,如图 5-5所示。

 保持期间的 APLL DCO 操作图 5-5 保持期间的 APLL DCO 操作