ZHCAAK9A November   2018  – August 2021 AFE7684 , AFE7685 , AFE7686

 

  1.   商标
  2. 1引言
    1. 1.1 AFE76xx 系列器件
  3. 2TSW4086 参考设计
    1. 2.1 TSW4086 EVM 设置
    2. 2.2 TSW4086 编程
  4. 3小型蜂窝和中继器的系统配置
    1. 3.1 示例用例
    2. 3.2 示例用例的系统方框图
  5. 4AFE76xx 配置或用例
    1. 4.1 4G 用例的配置选项
      1. 4.1.1 时钟和采样率
      2. 4.1.2 数字数据路径和 JESD 模式
    2. 4.2 5G 用例的配置选项
      1. 4.2.1 时钟和采样率
      2. 4.2.2 数字数据路径和 JESD 模式
  6. 5用例的实现选择
    1. 5.1 2T2R2FB 窄带用例
    2. 5.2 2T4R 窄带用例
    3. 5.3 2T2R 窄带用例
    4. 5.4 2T2FB 窄带用例
    5. 5.5 5G 光中继器用例(采用 1/2 FB TDD 模式的 2T2R)
    6. 5.6 5G 射频中继器用例 (2T2R 1/2 FB)
  7. 6测试结果
    1. 6.1 窄带配置的测试结果
    2. 6.2 宽带配置的测试结果
  8. 7修订历史记录

时钟和采样率

对于 5G 用例,差异来自于宽带宽支持。具有 DPD 的 200MHz 带宽需要至少 600MHz 的支持。采样率限制为 61.44MHz 的整数倍,因此上行链路和下行链路的采样率必须为:

  • 上行链路数据的采样率 = 368.64MHz 或 491.52MHz
  • 下行链路数据的采样率 = 737.28MHz 或 983.04MHz

反馈路径的采样率应与下行链路的采样率相同。

同样对于 5G 用例,DAC 的时钟频率应为 8847.36MHz,ADC 时钟频率是 DAC 时钟频率的三分之一。