ZHCAAK9A November   2018  – August 2021 AFE7684 , AFE7685 , AFE7686

 

  1.   商标
  2. 1引言
    1. 1.1 AFE76xx 系列器件
  3. 2TSW4086 参考设计
    1. 2.1 TSW4086 EVM 设置
    2. 2.2 TSW4086 编程
  4. 3小型蜂窝和中继器的系统配置
    1. 3.1 示例用例
    2. 3.2 示例用例的系统方框图
  5. 4AFE76xx 配置或用例
    1. 4.1 4G 用例的配置选项
      1. 4.1.1 时钟和采样率
      2. 4.1.2 数字数据路径和 JESD 模式
    2. 4.2 5G 用例的配置选项
      1. 4.2.1 时钟和采样率
      2. 4.2.2 数字数据路径和 JESD 模式
  6. 5用例的实现选择
    1. 5.1 2T2R2FB 窄带用例
    2. 5.2 2T4R 窄带用例
    3. 5.3 2T2R 窄带用例
    4. 5.4 2T2FB 窄带用例
    5. 5.5 5G 光中继器用例(采用 1/2 FB TDD 模式的 2T2R)
    6. 5.6 5G 射频中继器用例 (2T2R 1/2 FB)
  7. 6测试结果
    1. 6.1 窄带配置的测试结果
    2. 6.2 宽带配置的测试结果
  8. 7修订历史记录

数字数据路径和 JESD 模式

ADC 以 2949.12MHz 的频率运行,而输入数据的采样率为 122.88MHz。由此计算出的抽取率为 24(ADC 采样率/输入数据采样率)。类似地,根据 8847.36MHz/491.52MHz,可以得出所需的内插速率为 18。反馈接收器的基带数据速率与发送器的输入数据速率相同。因此,反馈接收器的抽取比必须为 6 (2949.12MHz/491.52MHz)。

对于下行链路,1 TX 的 JESD 模式为 22210(2 TX 为 44210),由此计算出的 SERDES 通道速率为 9830.4Mbps。AFE76xx 支持高达 15Gbps 的 SERDES 通道速率,因此 1 TX 可用的 JESD 模式不仅限于 22210 这一种。类似地,反馈接收路径应使用 44210/2RX 的 JESD 模式。

上行链路比其他路径的数据速率低四倍。因此,如果使用与其他数据路径相同数量的 SERDES 通道,2.5Gbps SERDES 通道速率可以提供每个上行链路数据的真实数据流。如果 SERDES 通道速率加倍,则两个 SERDES 通道足以处理来自两条上行链路数据路径的复杂数据流。可以使用 24410/2RX 的 JESD 模式,从而实现 5Gbps 的 SERDES 通道速率。如果只有一个 SERDES 通道可用于上行链路,则 SERDES 通道速率可再次加倍,达到 10Gbps。12410/2RX 的 JESD 模式与此配置相对应。

表 4-1 24410 用于 2 个上行链路
八位位组1234
通道 STX0上行链路 A_i0上行链路 A_i1
通道 STX1上行链路 B_i0上行链路 B_i0
表 4-2 14810 用于 2 个上行链路
八位位组1234
通道 STX0上行链路 A_i0上行链路 A_i1上行链路 B_i0上行链路 B_i0

上一节介绍了一些用于构建 4T4RnFB 或 6T6RnFB 系统的通用用例。

  • 2T2R 或 2T2FB
  • 2T4R
  • 2T2R2FB
  • 4T4R

可通过将下表所述配置组合在一起来实现这些用例。

设计选项JESD 模式SERDES 通道速率
上行链路24410 (/2RX)5 Gbps
14810 (/2RX)10Gbps
下行链路44210 (/2TX)10Gbps
反馈路径44210 (/2RX)10Gbps