ZHCAAK9A November   2018  – August 2021 AFE7684 , AFE7685 , AFE7686

 

  1.   商标
  2. 1引言
    1. 1.1 AFE76xx 系列器件
  3. 2TSW4086 参考设计
    1. 2.1 TSW4086 EVM 设置
    2. 2.2 TSW4086 编程
  4. 3小型蜂窝和中继器的系统配置
    1. 3.1 示例用例
    2. 3.2 示例用例的系统方框图
  5. 4AFE76xx 配置或用例
    1. 4.1 4G 用例的配置选项
      1. 4.1.1 时钟和采样率
      2. 4.1.2 数字数据路径和 JESD 模式
    2. 4.2 5G 用例的配置选项
      1. 4.2.1 时钟和采样率
      2. 4.2.2 数字数据路径和 JESD 模式
  6. 5用例的实现选择
    1. 5.1 2T2R2FB 窄带用例
    2. 5.2 2T4R 窄带用例
    3. 5.3 2T2R 窄带用例
    4. 5.4 2T2FB 窄带用例
    5. 5.5 5G 光中继器用例(采用 1/2 FB TDD 模式的 2T2R)
    6. 5.6 5G 射频中继器用例 (2T2R 1/2 FB)
  7. 6测试结果
    1. 6.1 窄带配置的测试结果
    2. 6.2 宽带配置的测试结果
  8. 7修订历史记录

时钟和采样率

AFE76xx 中的射频采样 ADC 和 DAC 具有提供抽取和内插特性的数字数据路径块。这些数据路径只能确保通带的带宽约为复杂信号采样率的 82%。因此,为确保满足以下条件,

  • 当将 3 倍带宽用于 DPD 操作时,上行链路的最大带宽 = 100MHz
    或者
  • 当将 5 倍带宽用于 DPD 操作时,上行链路的最大带宽 = 60MHz

上行链路和下行链路的采样率可为

  • 上行链路数据的采样率 = 122.88MHz
  • 下行链路数据的采样率 = 491.52MHz
  • 反馈数据路径的采样率 = 491.52MHz
确定 ADC 和 DAC 的数字基带采样率后,也应确定 DAC 和 ADC 的采样率。射频采样技术不同于奈奎斯特 DAC 和 ADC,因此用户需要了解射频采样 DAC 和 ADC 的局限性。确定射频采样数据转换器的采样时钟频率时,需要考虑以下各项。

  • 要支持的上行链路和下行链路频带不应跨越 ADC 或 DAC 的两个奈奎斯特区域。
  • 为避免出现图像信号问题,需要在信号频带边缘和奈奎斯特区域边界之间留有适当的保护频带。
  • 高阶失真项的折叠及其与时钟和交错杂散的混合分量需要放在远离信号频带的位置。

第一个条件来自射频采样数据转换器的实际采样操作。例如,有一个系统需要在 2.51GHz 的射频通道上对 40MHz 带宽信号进行下变频。如果射频采样 ADC 由 2.5GHz 时钟进行计时,则根据采样理论,所有奈奎斯特区域都将折叠到第一个奈奎斯特区域,即直流到 1.5GHz。奈奎斯特区域中存在 40MHz 带宽信号,并且信号本身的某些部分将通过采样过程折叠到该信号的另一部分之上。因此,整个信号都需要位于一个奈奎斯特区域内。

执行采样操作还需要第二个条件。假设信号上变频到 3.5GHz,且 DAC 以 6GHz 运行。那么,除了上变频的 3.5GHz 信号外,DAC 还会生成 2.5GHz 的图像信号。为了抑制此图像,应使用一个射频带通滤波器。因此,信号与图像之间的频差越宽,越容易滤除图像信号。同样,ADC 采样应以图像频率对不需要的信号进行采样,以达到信号频率。因此,在射频 ADC 采样之前,需要充分抑制图像频带。

第三个条件很关键,因为高阶失真也会通过 ADC 操作折叠回第一个奈奎斯特区域。如果高阶失真项不够低,它们会与 ADC 时钟杂散混合,并且在频带附近会出现不必要的杂散。通过将高阶失真抑制到足够低的水平,或通过仔细进行频率规划,使折叠杂散出现在远离信号频带的位置,就可以避免这个问题。

此处假设 DAC 按 8847.36MHz 时钟频率运行,而在不失一般性的情况下,ADC 应按照 DAC 时钟频率的三分之一运行。