SPRUJ55D September 2023 – July 2025 AM263P2 , AM263P2-Q1 , AM263P4 , AM263P4-Q1
The red blocks in the diagram above indicate designated MPU (Memory protection units) on the associated target ports. The device MPUs allow for up to 8 programmable regions. Additional details related the Memory Protection Unit, can be found in the device Section 3.12 chapter.
The placement of 6 L2OCRAM Banks across the 3 interconnects (R5SS0 VBUSM, R5SS1 VBUSM and VBUSM CORE Interconnect) has been done such that cores in a cluster can have faster access (lesser latency) to the banks closer to that particular cluster. In other words, R5SS0_Core0 and R5SS0_Core1 cores will have faster access latency to its near L2OCSRAM banks (BANK0 and BANK1) placed on R5SS0 VBUSM interconnect. Similarly, R5SS1_Core0 and R5SS1_Core1 cores will have faster access latency to its near L2OCSRAM banks (BANK2 and BANK3) placed on R5SS1 VBUSM interconnect. All the 4 cores, will have the same but slower access latency to the common L2OCSRAM banks (BANK4 and BANK5) as compared to their near banks. Furthermore, all the 4 cores will have slower access latency to their far L2OCSRAM banks (BANK2 and BANK3 for cluster R5SS0 and BANK0 and BANK1 for cluster R5SS1) as compared to common banks.
To summarize, for particular cores in a cluster, below is the L2OCRAM Bank access latency comparison:
Access latency of near banks < Access latency of common banks < Access latency of far banks
| Targets | Initiators | ||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| R5FSS 0-0* |
R5FSS 0-1* |
R5FSS 1-0* |
R5FSS 1-1* |
HSM | HSM_TC0 R/W* |
HSM_TC1 R/W* |
SoC_TC0 R/W* |
SoC_TC1 R/W* |
DEBUGSS | ICSSM PRU0 |
ICSSM PRU1 |
CPSW3G | |
| R5FSS0-0 | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS0-1^ | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS1-0 | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| R5FSS1-1^ | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK0) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK1) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK2) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK3) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK4) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| OCSRAM (BANK5) |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| FLASH_DATA_REG0,1,3 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| MBOX_SRAM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| HSM | Y | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y |
| DTHE | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| FSS/OSPI | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| ICSSM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | Y |
| MMC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| STM_STIM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| MCRC | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
| CORE VBUSP (Port0) | N | N | N | N | N | Y | N | Y | N | Y | Y | N | N |
| CORE VBUSP (Port1) | N | N | N | N | Y | N | Y | N | Y | N | N | Y | N |