ZHCSVB9 December 2024 TPS25984B
PRODUCTION DATA
电源正常状态指示是一个高电平有效输出,当器件处于稳定状态并且能够提供最大功率时,该输出被置为高电平有效以指示这种情况。
| 事件或条件 | FET 状态 | PG 引脚状态 | PG 延迟 |
|---|---|---|---|
欠压 (VEN < VUVLO) | 关断 | L | tPGD |
| VIN < VUVP | 关断 | L | |
过压 (VIN > VOVP) | 关断 | L | tPGD |
稳定状态 | 导通 | H | tPGA |
浪涌 | 导通 | L | tPGA |
瞬态过流 | 导通 | H | 不适用 |
断路器(持续过流,随后消隐计时器到期) | 关断 | L | tPGD |
快速跳变 | 关断 | L | tPGD |
过热 | 关断 | L | tPGD |
上电后,PG 最初被拉至低电平。器件启动一个浪涌序列,在此序列中,栅极驱动器电路开始从内部电荷泵对栅极电容充电。当 FET 栅极电压达到完全过驱时(指示浪涌序列已完成并且器件能够提供全功率),PG 引脚在抗尖峰脉冲时间 (tPGA) 后被置为高电平有效。
在正常运行期间,如果在任何时候关断 FET,PG 会置为无效。PG 置为无效抗尖峰脉冲时间为 tPGD。
当器件未通电时,PG 引脚应保持低电平。不过,在这种情况下,没有有源下拉来将该引脚一直驱动至 0V。如果 PG 引脚被上拉至即使器件未通电也存在的独立电源,则此引脚上可能会出现一个小电压,具体取决于引脚灌电流,这是上拉电源电压和电阻的函数。尽可能减小灌电流,以使该引脚电压保持在足够低的水平,使得在此情况下不会被相关的外部电路检测为逻辑高电平。