ZHCSOF2B July   2021  – February 2024 LMX1204

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
      1. 6.1.1 分频器和倍频器范围
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 上电复位
      2. 6.3.2 温度传感器
      3. 6.3.3 时钟输出
        1. 6.3.3.1 时钟输出缓冲器
        2. 6.3.3.2 时钟多路复用器
        3. 6.3.3.3 时钟分频器
        4. 6.3.3.4 时钟倍频器和滤波器模式
          1. 6.3.3.4.1 有关时钟倍频器的一般信息
          2. 6.3.3.4.2 时钟倍频器的状态机时钟
            1. 6.3.3.4.2.1 状态机时钟
          3. 6.3.3.4.3 时钟倍频器校准
          4. 6.3.3.4.4 使用 x1 时钟倍频器作为滤波器
          5. 6.3.3.4.5 时钟倍频器锁定检测
      4. 6.3.4 器件功能模式配置
      5. 6.3.5 LOGICLK 输出
        1. 6.3.5.1 LOGICLK 输出格式
        2. 6.3.5.2 LOGICLK_DIV_PRE 和 LOGICLK_DIV 分频器
      6. 6.3.6 SYSREF
        1. 6.3.6.1 SYSREF 输出缓冲器
          1. 6.3.6.1.1 主时钟的 SYSREF 输出缓冲器 (SYSREFOUT)
          2. 6.3.6.1.2 用于 LOGICLK 的 SYSREF 输出缓冲器
        2. 6.3.6.2 SYSREF 频率和延迟生成
        3. 6.3.6.3 SYSREFREQ 引脚和 SYSREFREQ_SPI 字段
          1. 6.3.6.3.1 SYSREFREQ 引脚共模电压
          2. 6.3.6.3.2 SYSREFREQ 窗口化特性
            1. 6.3.6.3.2.1 SYSREF 窗口化操作的一般过程流程图
            2. 6.3.6.3.2.2 具有延迟发生器的 SYSREFREQ 中继器模式(重定时)
      7. 6.3.7 SYNC 特性
    4. 6.4 器件功能模式
  8. 寄存器映射
    1. 7.1 LMX1204 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 SYSREFREQ 输入配置
      2. 8.1.2 降低 SYSREF 共模电压
      3. 8.1.3 电流消耗
      4. 8.1.4 处理未使用的引脚
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

降低 SYSREF 共模电压

对于直流耦合 SYSREF 应用,某些数据转换器可能要求 SYSREF 输出的共模电压低于输出能够支持的水平。对于这些应用,可以使用电阻分压器来降低共模电压。但是,当有接地路径时,负载会固有地降低共模电压。对于一些测试案例,共模电压的测量如表 8-1 所示。请注意,此表适用于 SYSREFOUTx 引脚,而非 LOGISYSREFout 引脚。
表 8-1 SYSREFOUTx_PWR=SYSREFOUTx_VCM=7 时,负载至 GND(两个引脚)对单端 VOD 和 VCM 的影响
负载至 GND \VOD VCM VOL
50Ω 0.72 0.79 0.43
78Ω 0.86 0.99 0.56
100Ω 0.96 1.07 0.59
215Ω 1.13 1.33 0.76
一旦 SYSREFOUTx 引脚检测到的负载已知,就可以得知这些引脚上的 VOD 和 VCM 电压。届时,可使用一个电阻分压器来生成所需的 VOD 和 VCM 电压,如图 8-6图 8-7 所示。
GUID-20240124-SS0I-PLMJ-NW9S-2CJ9VBNFG9JM-low.svg图 8-6 使用电阻分压器降低 VCM(案例 1)
GUID-20240126-SS0I-STQR-HP5J-G5RP3CX2KNVN-low.svg图 8-7 使用电阻分压器降低 VCM(案例 2)
这些示例可得到表 8-2 中的计算结果。请注意,电阻分压器可降低 VOD、VCM 和 VCM(VCM 的典型变化)。
表 8-2 计算得出的电压值
测量位置 参数 ADC12DJ5200 AFE7950
在 LMX1204 RLoad (Ω) 100 215
VOD (V) 0.96 1.13
VCM 1.065 1.328
∆VCM 0.2 0.2
外部电阻器 R1 (Ω) 60 100
R2 (Ω) 200 115
AT 数据转换器 R3 (Ω) 50
Rp (Ω) 300
R2 || R3 (Ω) 40
2R2 || Rp (Ω) 200 130.1887
VOD 比率 0.4 0.394286
VCM 比率 0.4 0.534884
数据转换器的临界电压 VID (V) 0.384 0.445543
VCM (V) 0.426 0.710326
∆VCM (V) 0.08 0.106977