ZHCSXG6B November 2024 – January 2025 DRV81004-Q1
PRODUCTION DATA
这是逻辑复位后传输的第一个寄存器
.
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 默认值 |
0 | 1 | 0001 | 10 | TER | RSVD | INST1 | INST0 | 00h | ||||||||
字段 | 位 | 类型 | 说明 |
TER | 7 | R | 0b:上次传输成功(接收到模数 16 + n*8 个时钟,其中 n = 0、1、2...) 1b(默认值):上次传输失败 |
RSVD | 6-2 | R | 保留 |
INST1 | 1 | R | 0b(默认值):输入引脚设置为逻辑低电平 1b:输入引脚设置为逻辑高电平 |
INST0 | 0 | R | 0b(默认值):输入引脚设置为逻辑低电平 1b:输入引脚设置为逻辑高电平 |