ZHCSXG6B November   2024  – January 2025 DRV81004-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
      1. 5.5.1 SPI 时序要求
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 控制引脚
        1. 6.3.1.1 输入引脚
        2. 6.3.1.2 nSLEEP 引脚
      2. 6.3.2 电源
        1. 6.3.2.1 运行模式
          1. 6.3.2.1.1 上电
          2. 6.3.2.1.2 睡眠模式
          3. 6.3.2.1.3 空闲模式
          4. 6.3.2.1.4 工作模式
          5. 6.3.2.1.5 跛行回家模式
          6. 6.3.2.1.6 复位条件
      3. 6.3.3 功率级
        1. 6.3.3.1 开关电阻性负载
        2. 6.3.3.2 电感式输出钳位
        3. 6.3.3.3 最大负载电感
        4. 6.3.3.4 并联开关通道
      4. 6.3.4 保护和诊断
        1. 6.3.4.1 VM 欠压
        2. 6.3.4.2 过流保护
        3. 6.3.4.3 过热保护
        4. 6.3.4.4 过热警告
        5. 6.3.4.5 跛行回家模式下的过热和过流保护
        6. 6.3.4.6 反极性保护
        7. 6.3.4.7 过压保护
        8. 6.3.4.8 输出状态监控
      5. 6.3.5 SPI 通信
        1. 6.3.5.1 SPI 信号说明
          1. 6.3.5.1.1 片选 (nSCS)
            1. 6.3.5.1.1.1 逻辑高电平到逻辑低电平转换
            2. 6.3.5.1.1.2 逻辑低电平到逻辑高电平转换
          2. 6.3.5.1.2 串行时钟 (SCLK)
          3. 6.3.5.1.3 串行数据输入 (SDI)
          4. 6.3.5.1.4 串行数据输出 (SDO)
        2. 6.3.5.2 菊花链功能
        3. 6.3.5.3 SPI 协议
        4. 6.3.5.4 SPI 寄存器
          1. 6.3.5.4.1  标准诊断寄存器
          2. 6.3.5.4.2  输出控制寄存器
          3. 6.3.5.4.3  输入 0 映射寄存器
          4. 6.3.5.4.4  输入 1 映射寄存器
          5. 6.3.5.4.5  输入状态监控寄存器
          6. 6.3.5.4.6  开路负载电流控制寄存器
          7. 6.3.5.4.7  输出状态监控寄存器
          8. 6.3.5.4.8  配置寄存器
          9. 6.3.5.4.9  输出清除锁存寄存器
          10. 6.3.5.4.10 配置寄存器 2
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 典型应用
      2. 7.1.2 建议的外部元件
      3. 7.1.3 应用曲线图
    2. 7.2 布局
      1. 7.2.1 布局指南
      2. 7.2.2 封装尺寸兼容性
  9. 器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

DRV81004-Q1 是一款四通道低侧开关,集成了保护和诊断特性。输出级包含四个 N 沟道功率 MOSFET 低侧开关(TJ = 25°C 时,RDS(ON) 典型值为 700mΩ)。DRV81004-Q1 设计用于在低电源电压下运行。它可以在低电池电压 (VM ≥ 3V) 下保持其状态。

16 位 SPI 接口用于控制和诊断器件与负载。SPI 接口支持菊花链,从而通过使用相同的微控制器引脚在一个 SPI 链中连接多个器件(以及具有 8 位 SPI 的器件)。SPI 功能仅在具有数字电源时可用。

DRV81004-Q1 具有连接到两个输出端的两个输入引脚。当 nSLEEP 引脚为逻辑低电平时,无论数字电源电压是否可用,均可使用输入引脚来激活通道 2 和 3。利用输入映射特性,可以将输入引脚连接到不同的输出端,或将更多输出端分配到同一的输入引脚。在这种情况下,可以使用一个输入信号控制更多通道。

在跛行回家模式下,输入引脚直接路由到通道 2 和 3。当 nSLEEP 引脚为逻辑低电平时,无论是否存在数字电源电压,均可使用输入引脚来激活两个通道。

该器件通过开路负载(关闭状态)和短路检测提供负载诊断。对于开路负载检测,可通过 SPI 激活内部电流源。每个输出级都具有短路保护。如果发生过流,受影响的通道会在达到过流检测阈值时关闭,并可通过 SPI 重新激活。

在跛行回家模式运行下,连接到设置为逻辑高电平的输入引脚的通道会在输出重新启动时间过后自动重新启动。每个通道都具有温度传感器,用于保护器件免受过热影响。

表 6-1 产品概要

参数

符号

模拟电源电压

VM

3.0V 至 40V

数字电源电压

VDD

3.0V 至 5.5V
最小过压保护

VM_AZ

42V

最大导通状态电阻 (TJ = 150°C)

RDS(ON)

1.4Ω
标称负载电流(TA = 85°C,所有通道)

IL_NOM

470mA
最大能量耗散 - 重复

EAR

10mJ @ IL_EAR = 220mA
最小漏源钳位电压

VDS_CL

42V
最大过载开关关闭阈值

IL_OVL0

2.1A 或 3A

最大总静态电流 (TJ ≤ 85°C)

ISLEEP

2.7μA

最大 SPI 时钟频率

fSCLK

5MHz