ZHCSTN3C October 2023 – May 2024 AM263P4 , AM263P4-Q1
PRODUCTION DATA
编号 | 参数 | 说明 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|---|
FSIR5 | td(RX_CLK) | RX_DLYLINE_CTRL[RXCLK_DLY]=31 时的 FSIRXn_CLK 延迟补偿 | 10 | 30 | ns |
FSIR6 | td(RX_D0) | RX_DLYLINE_CTRL[RXCLK_DLY]=31 时的 FSIRXn_D0 延迟补偿 | 10 | 30 | ns |
FSIR7 | td(RX_D1) | RX_DLYLINE_CTRL[RXCLK_DLY]=31 时的 FSIRXn_D1 延迟补偿 | 10 | 30 | ns |
FSIR8 | td(DELAY_ELEMENT) | 每个延迟线路元件的 FSIRXn_CLK、FSIRXn_D0 和 FSIRXn_D1 增量延迟 | 0.3 | 1 | ns |
FSIR_TDM1 | tskew(RX_CLK-TX_TDM_D) | FSIRXn_TDM_CLK 延迟和 FSIRXn_TDM_D[0:1] 之间的延迟偏斜 | -3 | 3 | ns |
FSIR_TDM2 | tskew(RX_CLK-TX_TDM_CLK) | 延时时间,FSIRXn_CLK 输入到 FSITXn_TDM_CLK 输出的时间 | 2 | 12 | ns |
FSIR_TDM3 | tskew(RX_D0-TX_TDM_D0) | 延时时间,FSIRXn_D0 输入到 FSITXn_TDM_D0 输出的时间 | 2 | 12 | ns |
FSIR_TDM4 | tskew(RX_D1-TX_TDM_D1) | 延时时间,FSIRXn_D1 输入到 FSITXn_TDM_D1 输出的时间 | 2 | 12 | ns |