ZHCUBD2 April   2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2功能
    1. 2.1 ADC EVM 数据采集
    2. 2.2 DAC EVM 图形发生器
  6. 3硬件配置
    1. 3.1 电源连接
    2. 3.2 开关、跳线和 LED
      1. 3.2.1 开关和按钮
      2. 3.2.2 跳线
    3. 3.3 LED
      1. 3.3.1 电源和配置 LED
      2. 3.3.2 备用 LED
      3. 3.3.3 连接器
        1. 3.3.3.1 SMA 连接器
        2. 3.3.3.2 FPGA 夹层卡 (FMC+) 连接器
        3. 3.3.3.3 JTAG 连接器
        4. 3.3.3.4 USB3.0 I/O 连接
  7. 4软件启动
    1. 4.1 安装说明
    2. 4.2 USB 接口和驱动程序
  8. 5下载固件

DAC EVM 图形发生器

在图形发生器模式下,TSW14J59EVM 为受测的 DAC EVM 生成所需的测试图形。这些图形通过 USB 接口从主机 PC 发送到 TSW14J59。FPGA 将接收到的数据存储到板载 DDR4 存储器中。接着,存储器中的数据由 FPGA 读取,转换为 JESD204C_B 串行格式,然后传输到 DAC EVM。TSW14J59 能够以高达 32Gbps 的线路速率生成多达 1.536G 的 16 位样本的图形。

HSDC Pro GUI 附带了若干现有的测试图形,可供立即下载。与 ADC 采集模式类似,DAC 图形发生器模式使用 .csv 文件中的信息来将预先确定的 JESD204C_B 接口信息加载到 FPGA。