ZHCUBD2 April   2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2功能
    1. 2.1 ADC EVM 数据采集
    2. 2.2 DAC EVM 图形发生器
  6. 3硬件配置
    1. 3.1 电源连接
    2. 3.2 开关、跳线和 LED
      1. 3.2.1 开关和按钮
      2. 3.2.2 跳线
    3. 3.3 LED
      1. 3.3.1 电源和配置 LED
      2. 3.3.2 备用 LED
      3. 3.3.3 连接器
        1. 3.3.3.1 SMA 连接器
        2. 3.3.3.2 FPGA 夹层卡 (FMC+) 连接器
        3. 3.3.3.3 JTAG 连接器
        4. 3.3.3.4 USB3.0 I/O 连接
  7. 4软件启动
    1. 4.1 安装说明
    2. 4.2 USB 接口和驱动程序
  8. 5下载固件

SMA 连接器

TSW14J59 有 5 个 SMA 连接器。表 3-4 定义了这些连接器:

表 3-4 SMA 连接器
组件连接器说明
J31SYNCA来自 FPGA 引脚 F22 的 3.3V 或 1.8V CMOS 逻辑 SYNC 输出。J21 的引脚 1 至 2 上的分流器将电平设置为 3.3V(默认)。

引脚 2 至 3 上的分流器将电平设置为 1.8V。

J32SYNCB来自 FPGA 引脚 G22 的 3.3V 或 1.8V CMOS 逻辑 SYNC 输出。J21 的引脚 1 至 2 上的分流器将电平设置为 3.3V(默认)。

引脚 2 至 3 上的分流器将电平设置为 1.8V。

J33SYNCC来自 FPGA 引脚 M24 的 3.3V 或 1.8V CMOS 逻辑 SYNC 输出。J21 的引脚 1 至 2 上的分流器将电平设置为 3.3V(默认)。

引脚 2 至 3 上的分流器将电平设置为 1.8V。

J36TRIG IN AFPGA 引脚 E26 的 3.3V 或 1.8V CMOS 逻辑触发器输入。J21 的引脚 1 至 2 上的分流器将电平设置为 3.3V(默认)。

引脚 2 至 3 上的分流器将电平设置为 1.8V。

J43TRIG IN BFPGA 引脚 L23 的 3.3V 或 1.8V CMOS 逻辑触发器输入。J21 的引脚 1 至 2 上的分流器将电平设置为 3.3V(默认)。引脚 2 至 3 上的分流器将电平设置为 1.8V。
注: SYNCA、SYNCB 和 SYNCC SMA 用于从 FPGA 提供外部 SYNC 信号。每个 SYNC 信号的电缆具有相同的长度,以确认信号同时到达使用这些 SYNC 的所有电路板。TRIG IN A/B SMA 连接器可用于从外部源触发 FPGA。所有五个 SMA 均可以使用 3.3V 或 1.8V 逻辑 CMOS 信号。默认情况下,EVM 设置为 3.3V 逻辑电平。EVM 具有板载转换器,可将这些输入/输出设置为 FPGA 的正确电压电平。