产品详细信息
参数
封装|引脚|尺寸
特性
- Controlled Baseline
- One Assembly/Test Site, One Fabrication Site
- Enhanced Diminishing Manufacturing Sources (DMS) Support
- Enhanced Product-Change Notification
- Qualification Pedigree(1)
- Complete Pulse-Width Modulation (PWM) Power-Control Circuitry
- Completely Synchronized Operation
- Internal Undervoltage Lockout Protection
- Wide Supply-Voltage Range
- Internal Short-Circuit Protection
- Oscillator Frequency . . . 500 kHz Max
- Variable Dead Time Provides Control Over Total Range
- Internal Regulator Provides a Stable 2.5-V Reference Supply
(1)Component qualification in accordance with JEDEC and industry standards to ensure reliable operation over an extended temperature range. This includes, but is not limited to, Highly Accelerated Stress Test (HAST) or biased 85/85, temperature cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified
performance and environmental limits.
描述
The TL1451A-EP incorporates on a single monolithic chip all the functions required in the construction of two pulse-width modulation (PWM) control circuits. Designed primarily for power-supply control, the TL1451A-EP contains an on-chip 2.5-V regulator, two error amplifiers, an adjustable oscillator, two dead-time comparators, undervoltage lockout circuitry, and dual common-emitter output transistor circuits.
The uncommitted output transistors provide common-emitter output capability for each controller. The internal amplifiers exhibit a common-mode voltage range from 1.04 V to 1.45 V. The dead-time control (DTC) comparator has no offset unless externally altered and can provide 0% to 100% dead time. The on-chip oscillator can be operated by terminating RT and CT. During low VCC conditions, the undervoltage lockout control circuit feature locks the outputs off until the internal circuitry is operational.
The TL1451A-EP is characterized for operation from -55°C to 125°C.
技术文档
类型 | 标题 | 下载最新的英文版本 | 日期 | |
---|---|---|---|---|
* | 数据表 | TL1451A-EP 数据表 | 2005年 10月 14日 | |
* | VID | TL1451A-EP VID V6206611 | 2016年 6月 21日 |
设计与开发
有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。设计工具和仿真
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。
除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。
借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。
入门
- 申请使用 PSPICE-FOR-TI 仿真器
- 下载并安装
- 观看有关仿真入门的培训
特性
- 利用 Cadence PSpice 技术
- 带有一套数字模型的预装库可在最坏情形下进行时序分析
- 动态更新确保您可以使用全新的器件型号
- 针对仿真速度进行了优化,且不会降低精度
- 支持对多个产品进行同步分析
- 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
- 可离线使用
- 在各种工作条件和器件容许范围内验证设计,包括
- 自动测量和后处理
- Monte Carlo 分析
- 最坏情形分析
- 热分析
特性
- 采用隔离式拓扑,如 Fly-Buck™、Fly-Buck-Boost、DCM 和 CCM 反激式
- 能够设计多达 6 路隔离式输出
- 针对所需的应用设计建议 IC
- 在设计中包含回路补偿
- 比较每个拓扑的效率、外部组件数和变压器电流
CAD/CAE 符号
封装 | 引脚 | 下载 |
---|---|---|
SOIC (D) | 16 | 了解详情 |
订购与质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/FIT 估算
- 材料成分
- 认证摘要
- 持续可靠性监测