ZHCUDC3 September   2025 TPS6521505-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2NVM 编程的硬件要求
  6. 3典型 NVM 流程
  7. 4TPS65215 与 TPS65219EVM
  8. 5编程指令
    1. 5.1  配置使能设置
    2. 5.2  配置降压转换器
    3. 5.3  配置 LDO
    4. 5.4  配置 GPIO
    5. 5.5  配置序列
    6. 5.6  配置多功能引脚
    7. 5.7  配置 EN/PB/VSENSE 引脚
    8. 5.8  更改 I2C 地址
    9. 5.9  配置屏蔽设置
    10. 5.10 NVM 重新编程
  9.   A 非 NVM 寄存器
  10.   B 将 NVM 配置文件加载到 PMIC
  11.   C PMIC 可配置字段
  12.   参考资料
  13.   E 修订历史记录

配置 EN/PB/VSENSE 引脚

PMIC 的使能引脚可配置为“Enable”、“Push-Button”或“VSENSE”。除此功能外,还可以配置抗尖峰脉冲。此外,该引脚还具有首次电源检测 (FSD) 选项,从而在首次上电期间忽略 EN/PB/VSENSE 引脚的状态。

  • 图 5-3 显示了使用 TPS65215-GUI 时需要更改的设置。
  • 表 5-17 显示了不使用 TPS65215-GUI 时要写入的寄存器字段。
 使用 TPS65215-GUI 的 EN/PB/VSENSE 配置图 5-9 使用 TPS65215-GUI 的 EN/PB/VSENSE 配置
表 5-17 用于 EN/PB/VSENSE 的 NVM 寄存器
寄存器地址 字段名称 设置
首次电源检测 0x20 7 PU_ON_FSD 0h = FSD 禁用
1h = FSD 启用
引脚配置 5-4 EN_PB_VSENSE_CONFIG 0h = 启用
1h = 按钮
2h = VSENSE
3h =启用
抗尖峰脉冲 3 EN_PB_VSENSE_DEGL 请参阅器件特定数据表中的寄存器映射。