ZHCUD17 March   2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   5
  6. 1评估模块概述
    1. 1.1 简介
      1.      前言:使用前必读
      2. 1.1.1 Sitara MCU+ Academy
      3. 1.1.2 重要使用说明
    2. 1.2 套件内容
    3. 1.3 规格
      1. 1.3.1 元件标识
      2. 1.3.2 功能方框图
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1  其他图像
    2. 2.2  设置
    3. 2.3  电源要求
      1. 2.3.1 电源树
      2. 2.3.2 电源序列
    4. 2.4  接头信息
      1. 2.4.1 基板接头(J1、J2、J3)
      2. 2.4.2 HSEC 引脚排列
      3. 2.4.3 XDS 调试接头 (J4)
      4. 2.4.4 FSI 接头
      5. 2.4.5 OSPI 扩展连接器
      6. 2.4.6 以太网附加电路板连接器
    5. 2.5  复位
    6. 2.6  时钟
    7. 2.7  GPIO 映射
    8. 2.8  接口
      1. 2.8.1 USB
      2. 2.8.2 UART
      3. 2.8.3 FSI
      4. 2.8.4 OSPI
      5. 2.8.5 以太网
        1. 2.8.5.1 RGMII
        2. 2.8.5.2 PRU-ICSS
          1. 2.8.5.2.1 板载 PHY
          2. 2.8.5.2.2 以太网附加电路板
      6. 2.8.6 I2C
      7. 2.8.7 SPI
      8. 2.8.8 TMDSHSECDOCK-AM263 外设
        1. 2.8.8.1 ADC/DAC
        2. 2.8.8.2 MCAN
        3. 2.8.8.3 LIN1
        4. 2.8.8.4 JTAG
        5. 2.8.8.5 GPIO
    9. 2.9  调试信息
    10. 2.10 测试点
    11. 2.11 组装说明
    12. 2.12 最佳实践
  8. 3软件
  9. 4硬件设计文件
  10. 5其他信息
    1. 5.1 商标
  11. 6参考资料
    1. 6.1 此设计中使用的其他 TI 元件
  12. 7修订历史记录

复位

由 on-SOM 按钮或 AM261x SoC PORz 信号驱动的 AM261x controlSOM 开机复位网络通过 SOM HD 连接器 J1 路由,并与以下外设的复位逻辑绑定:

  • HSEC 连接器
  • OSPI 扩展连接器复位
  • PHY1 复位
  • PHY2 复位
  • 以太网附加电路板连接器复位

PORz 是 ANDed,每个目标外设的专用复位信号能驱动每个器件的复位逻辑。

  • MDIO0_MDIO - 与来自 AM261x SoC 的 OSPI1_RESET_OUT0 信号进行引脚多路复用,通过 SOM HD 连接器 J2 路由并通过电阻器多路复用器传递。
    • 注: 默认情况下,将 OSPI1_RESET_OUT0 路由到 OSPI 扩展连接器的电阻器为 DNI,必须组装此电阻器,复位信号才能路由到 OSPI 扩展连接器。
  • RGMII1_RST - AM261x controlSOM IO 扩展器输出和输入复位 RGMII1 PHY (PHY1) 的逻辑
  • MII_RST#- AM261x controlSOM IO 扩展器输出和输入复位 MII0 PHY (PHY1) 和以太网附加电路板连接器的逻辑

图 2-6 展示了 HSEC180ADAPEVM-AM2 的复位架构。

HSEC180ADAPEVM-AM2 HSEC180ADAPEVM-AM2 复位架构图 2-6 HSEC180ADAPEVM-AM2 复位架构