ZHCUBW8A March   2024  – November 2024

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 主要产品
      1. 2.3.1 AFE7950-SP
      2. 2.3.2 LMK04832-SEP
      3. 2.3.3 LMX2694-SEP
      4. 2.3.4 TRF0208-SEP
      5. 2.3.5 TPS7H4010-SEP
      6. 2.3.6 TPS73801-SEP
  9. 3硬件、软件、测试要求和测试结果
    1. 3.1 硬件要求
    2. 3.2 软件要求
    3. 3.3 测试设置
    4. 3.4 硬件配置
    5. 3.5 测试程序
      1. 3.5.1 初始 TSW14J56 设置
      2. 3.5.2 参考设计测试过程
    6. 3.6 测试结果
      1. 3.6.1 TXA/B DAC 输出测试结果
      2. 3.6.2 TXC/D DAC 输出测试结果
      3. 3.6.3 RXA/B ADC 测试结果
      4. 3.6.4 RXC/D ADC 测试结果
      5. 3.6.5 FB2 ADC 测试结果
    7. 3.7 备用配置
      1. 3.7.1 内部 AFE7950-SP PLL/VCO
        1. 3.7.1.1 简单方法 - 内部 PLL/VCO
        2. 3.7.1.2 正确方法 - 内部 PLL/VCO
      2. 3.7.2 内部 TCXO 操作
      3. 3.7.3 400MHz 带宽 RX 配置
  10. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
    2. 4.2 工具
      1. 4.2.1 Latte 命令
      2. 4.2.2 配置文件
        1. 4.2.2.1 Latte 配置文件
        2. 4.2.2.2 LMK/LMX 配置文件
      3. 4.2.3 疑难解答
    3. 4.3 硬件标识信息
      1. 4.3.1 返工修改
      2. 4.3.2 参考设计电路板位置标识
      3. 4.3.3 FMC 接口板位置标识
    4. 4.4 文档支持
    5. 4.5 支持资源
    6. 4.6 商标
  11. 5作者简介
  12. 6修订历史记录

疑难解答

本节提供了一些解决常见问题的指导。

  • ‘J56 上无闪光
    • 检查 491.52MHz 基准是否正常工作
    • 验证接口板上的 LMK 跳线是否正确放置/未放置以进行编程
  • TX 输出噪声非常高
    • 发出“重新同步 DAC”命令
    • 下电上电并从头开始重新启动
  • 一个或多个 RX 通道没有数据
    • 验证覆盖是否禁用了通道
    • 验证 FMC 连接器是否正确就位
  • 一个或多个 RX 通道具有非常高的噪声
    • 验证 ini 文件是否正确
    • 下电上电并从头开始重新启动
    • 下电上电 ‘J56 并重新启动 HSDC Pro
  • Latte 在启动过程中报告错误
    • 确认适当设置了电压和电流限制
    • 下电上电并从头开始重新启动