ZHCUBI4 October   2023

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1  其他图像
    2. 2.2  关键特性
      1. 2.2.1 处理器
      2. 2.2.2 电源
      3. 2.2.3 存储器
      4. 2.2.4 JTAG/仿真器
      5. 2.2.5 支持接口和外设
      6. 2.2.6 扩展连接器/接头
    3. 2.3  接口映射
    4. 2.4  加电/断电过程
      1. 2.4.1 加电过程
      2. 2.4.2 断电过程
      3. 2.4.3 电源测试点
    5. 2.5  计时
      1. 2.5.1 外设参考时钟
    6. 2.6  复位
    7. 2.7  CSI 接口
    8. 2.8  音频编解码器接口
    9. 2.9  HDMI 显示接口
    10. 2.10 JTAG 接口
    11. 2.11 测试自动化接头
    12. 2.12 UART 接口
    13. 2.13 USB 接口
      1. 2.13.1 USB 2.0 Type-A 接口
      2. 2.13.2 USB 2.0 Type-C 接口
    14. 2.14 存储器接口
      1. 2.14.1 OSPI 接口
      2. 2.14.2 MMC 接口
        1. 2.14.2.1 MMC0 - eMMC 接口
        2. 2.14.2.2 MMC1 – Micro SD 接口
        3. 2.14.2.3 MMC2 - M.2 Key E 接口
      3. 2.14.3 板 ID EEPROM
    15. 2.15 以太网接口
      1. 2.15.1 CPSW 以太网 PHY 1 默认配置
      2. 2.15.2 CPSW 以太网 PHY 2 默认配置
    16. 2.16 GPIO 端口扩展器
    17. 2.17 GPIO 映射
    18. 2.18 OLDI 显示接口
    19. 2.19 电源
      1. 2.19.1 电源要求
      2. 2.19.2 电源输入
      3. 2.19.3 电源
      4. 2.19.4 电源时序
      5. 2.19.5 AM62x SIP SoC 电源
      6. 2.19.6 电流监控
    20. 2.20 EVM 用户设置/配置
      1. 2.20.1 EVM DIP 开关
      2. 2.20.2 引导模式
      3. 2.20.3 用户测试 LED
    21. 2.21 扩展接头
      1. 2.21.1 PRU 连接器
      2. 2.21.2 用户扩展连接器
      3. 2.21.3 MCU 连接器
    22. 2.22 中断
    23. 2.23 I2C 地址映射
  8. 3硬件设计文件
  9. 4合规信息
    1. 4.1 合规性和认证
  10. 5其他信息
    1. 5.1 商标

JTAG 接口

AM62x SIP SK EVM 板包括 XDS110 类板载仿真。该仿真器的连接使用 USB 2.0 micro-B 连接器,该电路用作总线供电 USB 器件。来自连接器的 VBUS 电源用于为仿真电路供电,这样即使在断开 SK EVM 电源时,与仿真器的连接也不会断开。使用电压转换缓冲器将 XDS110 电路与 SK EVM 的其余部分相隔离。

在 SK EVM 上,还可以选择通过 20 引脚标准 JTAG cTI 接头 J17 提供 JTAG 接口。这样用户就可以连接外部 JTAG 仿真器电缆。使用电压转换缓冲器将 cTI 接头的 JTAG 信号与 SK EVM 的其余部分相隔离。XDS110 部分和 cTI 接头部分的电压转换器输出进行多路复用并连接到 AM62x SIP JTAG 接口。如果使用存在检测电路感知到了与 cTI 20 引脚 JTAG 连接器的连接,则多路复用器设置为将来自 cTI 连接器的 20 引脚信号路由到 AM62x SIP SoC,而不是板载仿真电路。

GUID-20231006-SS0I-7ZPR-LJN4-CNGBQDHN5NQQ-low.png图 2-10 JTAG 接口

下表给出了 cTI 20 引脚 JTAG 连接器的引脚排列。为 USB 信号提供 ESD 保护(器件型号 TPD4E004),以便将 ESD 电流脉冲引向 VCC 或 GND。TPD4E004 可为高达 ±15kV 的人体放电模型 (HBM) ESD 脉冲(在 IEC 61000-4-2 中指定)提供保护,并提供 ±8kV 接触放电和 ±12kV 空气间隙放电。

表 2-5 JTAG 连接器 (J17) 引脚排列
引脚编号 信号
1 JTAG_TMS
2 JTAG_TRST#
3 JTAG_TDI
4 JTAG_TDIS
5 VCC3V3_SYS
6 NC
7 JTAG_TDO
8 SEL_XDS110_INV
9 JTAG_cTI_RTCK
10 DGND
11 JTAG_cTI_TCK
12 DGND
13 JTAG_EMU0
14 JTAG_EMU1
15 JTAG_EMU_RSTn
16 DGND
17 NC
18 NC
19 NC
20 DGND