ZHCSZA2 December 2025 ADS8688W
PRODUCTION DATA
这些器件在每个单独的模拟输入通道上都提供一个可编程增益放大器 (PGA),可将原始单端输入信号转换为全差分信号,以驱动内部 16 位 ADC。PGA 在将输入信号馈送到 ADC 之前,还会调节输入信号的共模电平,以确保最大限度地利用 ADC 输入动态范围。根据输入信号范围的不同,可通过设置程序寄存器中的 Range_CHn[3:0] 位来调整 PGA 增益。Range_CHn[3:0] 位的默认状态或上电状态为 0000,对应于输入信号范围 ±3 × VREF。表 7-3 列出了 Range_CHn[3:0] 位针对不同模拟输入电压范围的各种配置。
PGA 使用高度匹配的电阻网络来实现多种增益配置。这些电阻器与所有通道上的放大器之间的匹配经过精确修整,可在所有通道和输入范围内保持较低的总体增益误差。
| 模拟输入范围 | Range_CHn[3:0] | |||
|---|---|---|---|---|
| 位 3 | 位 2 | 位 1 | 位 0 | |
| ±3 × VREF | 0 | 0 | 0 | 0 |
| ±1.5 × VREF | 0 | 0 | 0 | 1 |
| ±0.75 × VREF | 0 | 0 | 1 | 0 |
| ±0.3125 × VREF | 0 | 0 | 1 | 1 |
| ±0.15625 × VREF | 1 | 0 | 1 | 1 |
| 0 至 3 × VREF | 0 | 1 | 0 | 1 |
| 0 至 1.5 × VREF | 0 | 1 | 1 | 0 |
| 0 至 0.625 × VREF | 0 | 1 | 1 | 1 |
| 0 至 0.3125 × VREF | 1 | 1 | 1 | 1 |