ZHCSRF7C December 2022 – November 2025 TDA4AL-Q1 , TDA4VE-Q1 , TDA4VL-Q1
PRODUCTION DATA
表 4-1 展示了 SoC 的特性。
| 特性(8) | 参考名称 | TDA4VE88 | TDA4AL88 | TDA4VL21 |
|---|---|---|---|---|
| 特性 | ||||
| WKUP_CTRL_MMR_CFG0_JTAG_USER_ID[31:16] DEVICE_ID 寄存器位字段值(7)(8) |
0x23A0 | 0x23A8 | 0x23B0 | |
| 处理器和加速器 | ||||
| 速度等级 | T、N | T、N | H | |
| Arm Cortex-A72 微处理器子系统 | Arm A72 | 双核 | ||
| Arm Cortex-R5F | Arm R5F | 六核 | 四核 | |
| 锁步 | 可选(1) | |||
| 安全管理子系统 | SMS | 是 | ||
| 安全加速器 | SA | 是 | ||
| C7x 浮点,矢量 DSP | C7x DSP | 双核 | ||
| 深度学习加速器 | MMA | 是 | ||
| 图形加速器 IMG BXS-4-64 | GPU | 是 | 否 | 是 |
| 深度和运动处理加速器 | DMPAC | 是 | ||
| 视觉处理加速器 | VPAC | 是 | ||
| 视频编码器/解码器 | VENC/VDEC | Enc/Dec | 仅 Enc | Enc/Dec |
| 安全与安防 | ||||
| 以符合安全标准为目标 | 安全 | 可选(1) | ||
| 器件安全性 | 安全性 | 可选(2) | ||
| 符合 AEC-Q100 标准 | Q1 | 可选(3) | ||
| 程序和数据存储 | ||||
| MAIN 域中的片上共享存储器 (RAM) | OCSRAM | 2x512KB SRAM | 1x512KB SRAM | |
| MCU 域中的片上共享存储器 (RAM) | MCU_MSRAM | 1MB SRAM | ||
| 多核共享存储器控制器 | MSMC | 4MB(带 ECC 的片上 SRAM) | ||
| LPDDR4 DDR 子系统 | DDRSS0(4) | 高达 8GB(32 位数据),具有内联 ECC | ||
| DDRSS1(4) | 高达 8GB(32 位数据),具有内联 ECC | 否(10) | ||
| SECDED | 7 位 | |||
| 通用存储器控制器 | GPMC | 高达 1GB,具有 ECC | ||
| 外设 | ||||
| 显示子系统 | DSS | 是 | ||
| DSI 4L TX | 2 | 1(12) | ||
| eDP 4L | 1 | 0 | 1 | |
| DPI | 1 | |||
| 模块化控制器区域网接口,具有完整 CAN-FD 支持 | MCAN | 20 | ||
| 通用 I/O | GPIO | 155 | ||
| 内部集成电路接口 | I2C | 10 | ||
| 改进了内部集成电路接口 | I3C | 1 | ||
| 模数转换器 | ADC | 2 | ||
| 带摄像头串行接口的捕获子系统 (CSI2) | CSI2.0 4L RX | 2 | ||
| CSI2.0 4L TX | 2 | |||
| 多通道串行外设接口 | MCSPI | 11 | ||
| 多通道音频串行端口 | MCASP0 | 16 个串行器 | ||
| MCASP1 | 5 个串行器 | |||
| MCASP2 | 5 个串行器 | |||
| MCASP3 | 3 个串行器 | |||
| MCASP4 | 5 个串行器 | |||
| 多媒体卡/安全数字接口 | MMCSD0 | eMMC(8 位) | ||
| MMCSD1 | SD/SDIO(4 位) | |||
| 通用闪存存储 | UFS 2L | 否 | ||
| 闪存子系统 (FSS) | OSPI0 | 8 位(6) | ||
| OSPI1(9) | 4 位 | |||
| HyperBus | 是(6) | |||
| 4 个具有集成型 PHY 的 PCI Express 端口 | PCIE0 | 最多四个通道(5) | ||
| HyperLink | HYP | 否(11) | ||
| 千兆位以太网接口 | MCU | 1 个 RGMII 或 RMII | ||
| Main | 1 个 RGMII 或 RMII | |||
| 通用计时器 | 计时器 | 30 | ||
| 增强型高分辨率脉宽调制器模块 | eHRPWM | 6 | ||
| 增强型捕获模块 | eCAP | 3 | ||
| 增强型正交编码器脉冲模块 | eQEP | 3 | ||
| 通用异步接收器/发送器 | UART | 12 | ||
| 具有 SS PHY 的通用串行总线 (USB3.1) 超高速双角色设备 (DRD) 端口 | USB0 | 是(5) | ||