ZHCSOL1 December 2025 ADS125H18
PRODUCTION DATA
DRDY 是数据就绪输出信号引脚。在 ADS125H18 上,此引脚是双功能输出引脚,在功能方框图 和引脚配置和功能 中表示为 DRDY/GPIO1。该引脚可编程为通用输入/输出,或提供数据就绪指示。默认情况下,该引脚作为 DRDY 信号工作。为简化符号说明,在本文档的其余部分中,该引脚被称为 DRDY 引脚,而不是 DRDY/GPIO1 引脚。
当转换开始或重新同步时,DRDY 驱动为高电平;而当转换数据就绪时,DRDY 驱动为低电平。在转换数据读取期间,DRDY 在 SCLK 的第八个下降沿被驱动回高电平,如图 7-43 所示。如果未读取转换数据,DRDY 会在下一个下降沿之前产生高脉冲。每当 ADC 编程为进入待机模式(STBY_MODE 位 = 1b)时,DRDY 将在转换为低电平后四个 fCLK 周期驱动回高电平。无论 CS 为高电平还是低电平,DRDY 都是有源输出。
有关 DRDY 操作的更多详细信息,请参阅DRDY 引脚行为 一节。