ZHCAF49 March 2025 LMX2820
假设采用无噪声输入源,我们希望缓冲器噪声低于 PLL 的噪声。对于 PLL,当多个合成器组合在一起时,该噪声会降低。对于缓冲器,组合只会降低输出状态噪声,但输入级直接进入输出端。表 2-1 显示了仅使用一个源进行的分析,体现了寻找具有足够相位噪声的缓冲器所面临的挑战。
| 频率 | LMX2820 PLL | LMK12C104 缓冲器 | LMK12D104 缓冲器 | LMX1204 缓冲器 |
|---|---|---|---|---|
| 偏斜 |
Prop.延迟变化: 60ps(典型值) |
输出到输出偏斜: 50ps(最大值) |
输出到输出偏斜: 20ps(最大值) |
输出到输出偏斜: 1ps(典型值) 15ps(最大值) |
| 10MHz | -166 | -170 | -163.0 | x |
| 50MHz | -159 | -170 | -162.7 | x |
| 100MHz | -156 | -170 | -161.6 | x |
| 250MHz | -152 | -168 | -160.2 | x |
| 500MHz | -146 | x | -159.1 | -161 |
| 1GHz | -143 | x | -158.1 | -161 |
PLL 本底噪声可以通过取 PLL 品质因数并加 10×log(fPD) 来计算。fPD 是相位检测器频率,等于输入频率,前提是相位检测器变为高电平。如果不是,则噪声会增加。对于 表 2-1,假设 PLL 品质因数为 -236dBc/Hz、最大相位检测器频率为 400MHz,这就是相位噪声在 250MHz 之后以更快的速率增加的原因。还需要比较 PLL 的 1/f 噪声与缓冲器的 1/f 噪声。请记住,这是针对单个合成器,组合多个合成器会使缓冲器的噪声要求更加严格。