ZHCAF49 March   2025 LMX2820

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2创建输入信号的多个副本
    1. 2.1 偏斜和压摆率注意事项
    2. 2.2 对比缓冲器与电阻分压器
    3. 2.3 使用缓冲器时的相位噪声注意事项
  6. 3组合输出的注意事项
    1. 3.1 源之间的隔离
    2. 3.2 对比单端输出与差分输出
    3. 3.3 组合导致的损耗
  7. 4用于组合多个信号的电阻法
    1. 4.1 源输出阻抗可能与负载阻抗不同的一般情况
    2. 4.2 源阻抗和负载阻抗相同的特殊情况
    3. 4.3 增大 R1 以改善隔离
  8. 5与无功电路的阻抗匹配
  9. 6相位误差导致的损耗
  10. 7通过组合多个信号来改善相位噪声
    1. 7.1 针对同相设计的多个信号的理论改进
    2. 7.2 组合多个信号与相位误差
  11. 8总结
  12. 9参考资料
  13.   A 附录:电阻匹配网络的计算
  14.   B 附录:无功匹配网络的计算
  15.   C 附录:计算相位误差导致的损耗

使用缓冲器时的相位噪声注意事项

假设采用无噪声输入源,我们希望缓冲器噪声低于 PLL 的噪声。对于 PLL,当多个合成器组合在一起时,该噪声会降低。对于缓冲器,组合只会降低输出状态噪声,但输入级直接进入输出端。表 2-1 显示了仅使用一个源进行的分析,体现了寻找具有足够相位噪声的缓冲器所面临的挑战。

表 2-1 缓冲器相位噪声比较
频率 LMX2820 PLL LMK12C104 缓冲器 LMK12D104 缓冲器 LMX1204 缓冲器
偏斜

Prop.延迟变化:

60ps(典型值)

输出到输出偏斜:

50ps(最大值)

输出到输出偏斜:

20ps(最大值)

输出到输出偏斜:

1ps(典型值)

15ps(最大值)

10MHz -166 -170 -163.0 x
50MHz -159 -170 -162.7 x
100MHz -156 -170 -161.6 x
250MHz -152 -168 -160.2 x
500MHz -146 x -159.1 -161
1GHz -143 x -158.1 -161

PLL 本底噪声可以通过取 PLL 品质因数并加 10×log(fPD) 来计算。fPD 是相位检测器频率,等于输入频率,前提是相位检测器变为高电平。如果不是,则噪声会增加。对于 表 2-1,假设 PLL 品质因数为 -236dBc/Hz、最大相位检测器频率为 400MHz,这就是相位噪声在 250MHz 之后以更快的速率增加的原因。还需要比较 PLL 的 1/f 噪声与缓冲器的 1/f 噪声。请记住,这是针对单个合成器,组合多个合成器会使缓冲器的噪声要求更加严格。